pdf

4-wire 结构在 LabVIEW FPGA 编程中的应用

  • 1星
  • 日期: 2020-08-30
  • 大小: 1.02MB
  • 所需积分:0分
  • 下载次数:0
  • favicon收藏
  • rep举报
  • 分享
  • free评论
标签: LabVIEWFPGA

本文介绍的4-wire 结构,是在 NI FPGA 平台上、使用 LabVIEW 开发代码的一种组织结构。

希望这一结构的引入,将有助于逻辑较为复杂、时序要求严格的 LabVIEW FPGA 代码的编写、

编译优化、调试以及重用。

本文按照以下章节展开介绍:

1 使用 LabVIEW 开发 FPGA 的特点和难点............................................................................2

1.1 回顾 NI 的 FPGA 平台 ..........................................................................................4

1.2 FPGA 代码的 LabVIEW 写法.................................................................................7

2 再说 Single-cycle Timed Loop.........................................................................................13

2.1 Single-cycle Timed Loop 的编译和优化...................................................................13

2.2 Single-cycle Timed Loop 的特点和限制...................................................................15

3 4-wire 结构的原理 .........................................................................................................18

3.1 介绍 VISN 4-wire Template.................................................................................18

3.2 4-wire 结构的级联 .............................................................................................21

4. 使用 4-wire 结构编写代码的难点、调试技巧以及实例................................................23

4.1 4-wire 结构的特点和代码编写时的难点................................................................23

4.2 使用 4-wire 结构编写 FPGA IP................................................................................25

4.3 使用 4-wire 结构编写代码的调试方法 .................................................................25

4.2 4-wire 的应用举例 ...................................................................................................28

更多简介内容

推荐帖子

方法征集:为了更好的电源!你有什么好招数
设计一个优质的,稳定的电源,要考虑哪些因素呢?又有什么细节需要注意,有什么设计上,处理上的小妙招呢? 欢迎大家来聊一聊~ 在设计电源路上,你所总结的经验,又或者曾经看过的学习到的技巧?   在这里也给大家分享一篇介绍如何利用EN脚设计优质电源的文章,希望能起到抛砖引玉的效果~   此招教你利用EN脚设计出优质电源 摘要:“一切都是为了您的电源更加可靠!”对
okhxyyo 电源技术
扩频的益处
抗干扰和抗阻塞性能 扩频技术会带来诸多益处,抗干扰特性是其中最为重要的优势。因为干扰和阻塞信号不带有扩频因子,所以被抑制掉。解扩处理后,只有包含扩频因子的所希望的信号会出现在接收器内。如图5所示。 如果干扰信号(窄带或宽带)不包括扩频因子,解扩后可忽略其影响。这种抑制能力同样也作用于其它不具有正确扩频因子的扩频信号,正是由于这一点,扩频通信允许不同用户共享同一频带(比如CDMA)。注意扩频
至芯科技FPGA大牛 FPGA/CPLD
免费下载|是德科技邀你体验各种测试软件
快速、精确地测试您的设计,确保其符合新兴标准。使用一致性测试软件预见测试挑战,优化设计性能。减少测量误差,缩短分析时间,将新一代产品更快推向市场。   是德科技邀您免费体验各种测试软件,包括:DDR、PCIe以及USB等。   双倍数据速率(DDR)存储器软件 您需要测试、调试和表征自己的 DDR 设计。 使用软件可以显著简化 DDR 设计的验证工作,确保设计
EEWORLD社区 综合技术交流
零件信息管理系统 Musecad CircuiteXpert-解决零件使用、库管理、稽核、不插件、BOM..
本帖最后由 musecad 于 2020-8-15 12:05 编辑 Capture作为老牌原理图设计工具功能强大且易于上手,是众多R&D的首选。这里介绍一款与它完美集成的零件信息管理系统          CircuiteXpert (by Musecad)        在原理图设计中引入集成了电子元件的原理图符号、PCB封装(同时支持pads和allegro)
musecad PCB设计
助力雅特力成长,说说你与雅特力的故事
在每一个人的成长旅程中,都不缺少通过各种方式给与帮助,警醒,指导的人;同样,在一个企业的成长过程中,也同样需要员工们的共同努力,用户们的提醒,建议,反馈,用各自的力量添砖加瓦,帮助企业更好的成为“高楼大厦”。   雅特力真诚的邀请每一位工程师来一起搭建这座大楼。   即日起-9月30日,欢迎在“国产芯片交流”版块以“【我与雅特力】+副标题”形式发帖,留下你对雅特力的
okhxyyo 国产芯片交流
恒压BUCK电感的计算有些困惑
恒压BUCK电感的计算有些困惑,要求输入电压范围176-265Vac,输出9V/1A,效率91%,磁芯选用EE10,算出的结果96圈,145uH,实际测试发现输出正常,但二极管和电感的温度很高,而且效率只有60左右,加大磁芯效率和温度也没什么变化。根据输入输出要求,实际占空比只有0.036非常小,所以感觉计算的是错误的,还是说BUCK电路在输入高压时不能输出这么低的电压。还请各位高手不吝赐教,该如
cpfpost 开关电源学习小组

评论

登录/注册

意见反馈

求资源

回顶部

datasheet推荐 换一换

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })