datasheet
超过460,000+ 应用技术资源下载
pdf

EDA设计(全稿)

  • 1星
  • 日期: 2014-04-01
  • 大小: 3.38MB
  • 所需积分:1分
  • 下载次数:1
  • favicon收藏
  • rep举报
  • 分享
  • free评论
标签: EDA原理图

学习EDA集成工具软件QuartusII的使用;

学习基于可编程逻辑器件的EDA设计流程;

学会使用原理图设计电路。

EDA设计 基于QuartusII的原理图输入电路设计 目的 ● 学习EDA集成工具软件QuartusII的使用; ● 学习基于可编程逻辑器件的EDA设计流程; ● 学会使用原理图设计电路。 ● QuartusII软件 QuartusII 主界面 ● 基于QuartusII的原理图输入电路设计简单流程 ● 学会使用原理图设计电路。 一、新建工程 选择“File New Project Wizard ”向导创建新工程 新建工程向导简介对话框 新建工程的路径、名称对话框 为新建工程的添加设计文件 选择目标器件对话框 指定所需的第三方EDA工具对话框 完成:显示新建工程的基本信息 二、原理图设计输入 新建文件对话框 一位全加器电路原理图设计输入 三、编译工程 编译成功后界面 四、 仿真 新建波形文件对话框 仿真波形 以上是一位全加器的设计过程,照此方法,实现两位全加器电路。 首先生成一位全加器逻辑符号 两位全加器电路原理图设计输入 两位全加器电路编译成功后界面 两位全加器电路仿真波形 五、下载 EDA实验系统 管脚分配菜单 管脚分配完后的对话框 再进行全程编译 下载菜单 点击Hardware Setup,进入 Hardware Setup对 话框,如右图所示, 在此添加硬件设备。 QuartusⅡ编程器 Programmer常用的编 程模式是JTAG模式和 主动串行编程模式AS。 JTAG模式主要用在 调试阶段,主动串 行编程模式用于板 级调试无误后将用 户程序固化在串行 配置芯片EPCS中。 下载对话框 多功能数字钟实验内容: 利用QuartusII软件设计一个数字钟,并下载 到SmartSOPC实验系统中。 ★题目简介: 设计一个数字计时器,可以完成00:00:00到 23:59:59的计时功能,并在控制电路的作用 下具有保持、清零、快速校时、快速校分、 整点报时等功能。 计时器整体框图 设计基本要求: 1、能进行正常的时、分、秒计时功能; 2、分别由六个数码管显示时分秒的计时; 3、 K1是系统的使能开关(K1=0正常工作,K1=1时钟 保持不变); 4、 K2是系统的清零开关(K2=0正常工作,K2=1时钟 的分、秒全清零); 5、 K3是系统的校分开关(K3=0正常工作,K3=1时可 以快速校分); 6、 K4是系统的校时开关(K4=0正常工作,K4=1时可 以快速校时); 设计提高部分要求 1、使时钟具有整点报时功能(当时钟计到59’53”时开始 报时,在59’53”, 59’55”,59’57” 时报时频率为512Hz, 59’59”时报时频率为1KHz, ); 2、闹表设定功能; 3、自己添加其他功能; 译码器 计数器 模24 模60 模60 (小时) (分) (秒) 8421 BCD SL SH ML MH HL HH 24选4 MUX A2 A1 A0 CLK2 计数器 a 8421 BCD 显示 译码器 b c d 7447 e f g 译码器 74138 DIG0 DIG1 DIG2 DIG3 DIG4 DIG5 DIG0 DIG1 DIG2 DIG3 DIG4 DIG5 实验报告要求 1、设计文档,即设计报告 ★ 封面: 包括名称,学号,姓名,院系,指导教师,时间等; ★ 摘要和关键词(中英文); ★ 目录; ★ 正文: *设计要求说明 *方案论证(整体电路的工作原理) *各子模块设计原理 *调试 *仿真 *编程下载 ★ 结论; ★ 参考文献。 2、电路设计文件 * 原理图文件; * 波形仿真文件; 3、实验感想 * 实验过程中遇到的问题及解决问题的方法; * 实验的收获与感受; * 期望及要求;
更多简介内容

评论

下载专区


TI最新应用解决方案

工业电子 汽车电子 个人电子
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })