推荐帖子
最新更新时间:2023-03-25 12:40
-
modelsim仿真的问题
-
我看夏宇闻老师的《Verilog 数字系统设计教程》第十一章例组合逻辑二一个三态数据通路控制器
代码:
`define ON 1'b1
`define OFF 1'b0
module zhlj2(LinkBusSwitch,outbuf,inbuf,bus,clk);
input LinkBusSwitch;
input[7:0] outbuf;
output [7:
-
chenbingjy
EE_FPGA学习乐园
-
干货|TI CC3200-LAUNCHXL测评报告精选
-
【TI E2E社区 CC3200-LAUNCHXL 免费申请&测评活动】已然落下帷幕,
相信很多电子爱好者对测评报告翘首以盼。
小管为大家精选了一部分测评报告,
希望能够对大家的实际应用有所帮助。
PS:即日起至 2019年3月31日,TI E2E社区正在针对 CC3200-LAUNCHXL 测评报告进行票选评论活动,感兴趣的网友可以前去参与。>>点击参与
TI CC3200-LAUNC
-
EEWORLD社区
无线连接
-
如何测量国家授时中心(陕西天文电台)发播的短波时号
-
本帖最后由 xxhhzz 于 2017-11-21 14:57 编辑
如何测量国家授时中心发播的短波时号??
我们现在自己做了一款短波校时接收机,接收授时中心发播的短波时号10M、15M两个频点,我们现在测得结果是:接收10M频点信号测出波形挺好,但15M信号一直不好,,刚开始以为是我们短波天线有问题,然后换了短波天线,15M接收的仍不好,,现在的问题是:我们不知道是我们接收机性能有
-
xxhhzz
测试/测量
-
请帮忙分析一下这个滤波电路,对不对
-
本帖最后由 深圳小花 于 2021-7-20 10:44 编辑
解释文字中说:
如图2所示,D1、D2,C2~C6,R1~R4共同构成了电磁波接收及解调电路。
在读卡器附近没有射频卡的情况下,在测试点①处得到的是125kHz的等幅振荡信号。一旦有卡片进入读卡范围,由于卡片天线环路等效负载的反调制作用,在① 处得到的信号将如图1第三行所示的调制波形。该调制波经C2耦合,同时送到D
-
深圳小花
单片机
-
AD9652: 16位, 310 MSPS, 3.3/1.8 V双AD
-
AD9652一款双路、16位ADC转换器,它的采样速度达310 MSPS. 它是针对要求较高的应用而设计的高速电路,具有很低的噪声和很大的动态范围。
主要特点
集成双路、16-bit, 310 MSPS ADCs.
片上ADC驱动接口;
工作电压:3.3 V、1.8 V,分离的数字部分电源, LVDS 输出.
提供高SNR的特有的差分输入。
输入频率高至 485 M
-
dontium
ADI参考电路
-
DSP5410实现PN码(汇编源代码)
-
.title "PRODUCE_PN.asm"
.mmregs
.bss PN,8
.bss SEQUENCE,255*2
STACK .usect "STACK",80
INIT_ST0 .set 1800h ;st0的初值
INIT
-
灞波儿奔
DSP 与 ARM 处理器
-
MPLAB® Harmony之学习篇(八)--利用Harmony的demo集成自己的应用
-
本文转自Microchip麦田论坛——作者:炮灰哥
通过本文希望大家了解如何利用MPLAB® Harmony已有的应用示例集成自己的应用本文讨论以下内容:
Harmony框架下提供的应用示例介绍及其架构如何利用Harmony下已有的应用示例来集成用户自己的应用程序
Harmony框架如下图所示,接下来我们介绍一下Harmony框架下的应用示例以及如何利用已有的示例开发
-
橙色凯
Microchip MCU
-
tickless 在raw-os中的移植方法
-
本帖最后由 jorya_txj 于 2016-7-21 14:09 编辑
在raw-os 的git版本上以及未来的2.05版本上按照下面的设置可移植tickless的特性:
1 #define CONFIG_RAW_DYNAMIC_TICK 1
2 初始化定时器的时候第一次中断设置为10秒中断, 32位的定时器在400M以下的cpu可以保证10s不溢出。
3 移植下面的
-
jorya_txj
嵌入式系统
评论