热搜关键词: 信号与系统无刷电机ADSTCP/IP

rar

详细介绍了FFT在信号处理中的应用

  • 1星
  • 日期: 2014-03-05
  • 大小: 1.27KB
  • 所需积分:1分
  • 下载次数:1
  • favicon收藏
  • rep举报
  • free评论
标签: 详细介绍了FFT在信号处理中的应用

详细介绍了FFT在信号处理中的应用

详细介绍了FFT在信号处理中的应用,用matlab完全可以实现快速的FFT信号处理方法

推荐帖子 最新更新时间:2022-07-01 03:16

通过高压创新重新定义电源管理
作者:德州仪器模拟创新与开发总监Chris Schairbaum,德州仪器高压电源解决方案,系统解决方案Ramanan Natarajan       如今,为了给新系统供电,我们对电能的需求越来越大,新系统很多是移动的,它们提高了我们的生活水平。与此同时,环保问题要求我们更加高效地使用能源。     虽然这些挑战需要我们使用多种政治和经济手段来有效应对,不过有一种技术手段正日益显示出其重要性
qwqwqw2088 模拟与混合信号
芯灵思SinlinxA33开发板Linux总线设备驱动实现过程(附代码)
开发平台 芯灵思Sinlinx A33 内存: 1GB   存储: 4GB 详细参数 https://m.tb.cn/h.3wMaSKm 开发板交流群 641395230 总线驱动设备模型: 1、总线驱动设备模型只是提供一种机制,将驱动程序分为device和driver两部分并彼此建立联系2、注册device过程:    a、将device放入bus的dev链表    b、从bu
babyking 嵌入式系统
请教一个关于inout管脚的问题
在程序里使用一个分频后的时钟信号CLK(从另一片芯片给过来的),但是使用的时候,在某一特定条件下我要拉高或者拉低这条时钟线,想了一下需要定义CLK为inout信号,才能在程序里对其操作。这样会有几个问题: 1.定义某条件拉高时钟线,如果我的CPLD驱动能力没有前面的芯片强,会不会出现拉不上去的情况; 2.定义某条件拉低时钟线的话,如果正好在CLK的高电平周期,会不会灌到CPLD管脚一个比较大的
pouty7447 FPGA/CPLD
80C51F020 P口使用问题求助
80C51F020共有8个8位的I/O端口,欲使用P4.3 P4.4控制两个LED,软件编写后编译报错。 头文件: #include #include #include #include 定义代码为: sbit GREEN = P4^3; sbit YELLOW = P4^4; 报错:'P4': invalid base address   若改为P0,1,2,3则不
小呸 51单片机
《电源设计基础》书评
  最近收到eeworld送来的一本书《电源设计基础》,阅读后感触颇多。现在把这些想法贴出来与大家共享。   任何一台电子设备里面都有电源,无论这台电子设备用于什么目的。   即使是最普通的万用表,里面也要有块电池,取下电池,这台万用表什么也干不了――根本没有显示,既不能测量电压,也不能测量电流,更别提其它测量了。   通常,移动设备使用电池作为电源;而绝大多数电子设备使用工业电网供电。
maychang 电源技术
先放大电容还是小电容--DC-DC电源模块输出
本帖最后由 灞波儿奔 于 2020-10-25 16:48 编辑 最好的资料是电容厂家的设计指南: 1.电容简单的等效模型是C+ESL+ESR 2.通常电解电容容量越大,ESR越小,ESL越大,承受纹波电流越大 3.电流流经阻抗最小路径 4.大电流,PCB走线电阻不能忽略;高频纹波电流PCB走线电感不能忽略 5.在考虑EMC辐射的时候,高频路径面积要最小       滤波电容为什
灞波儿奔 模拟与混合信号

评论

登录/注册

意见反馈

求资源

回顶部
查找数据手册?

EEWorld Datasheet 技术支持

热门活动

相关视频

可能感兴趣器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2022 EEWORLD.com.cn, Inc. All rights reserved
×