pdf

CV520中文资料

  • 1星
  • 日期: 2016-03-01
  • 大小: 1.64MB
  • 所需积分:1分
  • 下载次数:67
  • favicon收藏
  • rep举报
  • 分享
  • free评论
标签: CV520

NXP CV520 中文资料

文档内容节选

CV520 非接触式 IC 卡读写芯片 1 介绍 2 概述 这份文件描述的是非接触式 IC 卡读写芯片 CV520 的功能和电气规格 注意 CV520 支持 MIFARE 的所有变体:MIFARE Mini MIFARE 1K MIFARE 4K MIFARE Ultralight MIFARE DESFire EV1 和带有射频识别的 MIFARE在本文件中为了通 俗易懂 MIFARE Mini MIFARE 1K MIFARE 4K MIFARE Ultralight MIFARE DESFire EV1 和 MIFARE PLUS 系列产品,统称为 MIFARE CV520 是应用于 1356MHz 非接触式通信中高集成度读写卡系列芯片中的一员,支持 ISOIEC 14443 TypeA 和 MIFARE通信协议 其内部发送器部分可驱动读写器天线与 ISO 14443AMIFARE卡 及应答器的通信,无需其 它的电路接收器部分提供一个稳定高效的解调和解码电路, 用于处理 ISO14443A 兼容 的应答器......

CV520 非接触式 IC 卡读写芯片 1. 介绍 2. 概述 这份文件描述的是非接触式 IC 卡读写芯片 CV520 的功能和电气规格。 注意: CV520 支持 MIFARE 的所有变体:MIFARE Mini , MIFARE 1K, MIFARE 4K, MIFARE Ultralight, MIFARE DESFire EV1 和带有射频识别的 MIFARE。在本文件中为了通 俗易懂, MIFARE Mini, MIFARE 1K, MIFARE 4K, MIFARE Ultralight, MIFARE DESFire EV1 和 MIFARE PLUS 系列产品,统称为 MIFARE. CV520 是应用于 13.56MHz 非接触式通信中高集成度读写卡系列芯片中的一员,支持 ISO/IEC 14443 TypeA 和 MIFARE®通信协议。 其内部发送器部分可驱动读写器天线与 ISO 14443A/MIFARE®卡 及应答器的通信,无需其 它的电路。接收器部分提供一个稳定高效的解调和解码电路, 用于处理 ISO14443A 兼容 的应答器信号。数字部分处理 ISO14443A 帧和错误检测(奇偶&CRC)。 MF CV520 支持 MF1xxS20,MF1xxS70 和 MF1xxS50 等系列产品。MF CV520 支持 MIFARE®更高速的非接触式通信,双向数据传输速率高达 828kbit/s。 支持以下主机接口: • 串行外设接口 (SPI) 3. 功能特性  高集成度的调制解调电路;  采用少量外部器件,即可将输出驱动级接至天线;  支持 ISO/IEC 14443 TypeA 和 MIFARE®通信协议;  达到100mm的读写距离,读写距离取决于天线的大小和调制;  支持MF1xxS20,MF1xxS70和MF1xxS50的读写加密;  支持 ISO 14443A 高达848kbit/s传输速率的通信;  支持MFIN/MFOUT; MF CV520 Contactless reader IC NXP&HUASHI Semiconductors  支持的主机接口: -最高到10Mbit/s 的 SPI 接口;  64 字节的发送和接收 FIFO 缓冲区;  灵活的中断模式;  低功耗下硬件复位;  具备软件掉电模式;  可编程定时器;  内部振荡器,连接 27.12MHz 的晶体;  2.5~3.6V 的低电压低功耗设计;  具备 CRC 和奇偶校验功能;  可编程的I/O管脚;  内部自检; 4. 快速参考数据 Table 1. 快速参考数据 符号 VDDA 参数 模拟电源电压 数字电源电压 VDDD VDD(TVDD) 发送器电源电压 VDD(PVDD) 管脚电源电压 VDD(SVDD) SVDD 电源电压 Ipd 掉电电流 IDDD IDDA 数字电源电流 模拟电源电流 条件 VDD(PVDD) ≤ VDDA = VDDD = VDD(TVDD); VSSA = VSSD = VSS(PVSS) = VSS(TVSS) = 0 V VSSA = VSSD = VSS(PVSS) = VSS(TVSS) = 0 V VDDA = VDDD = VDD(TVDD) = VDD(PVDD) = 3 V hard power-down; pin NRSTPD set LOW soft power-down; RF level detector on pin DVDD; VDDD = 3 V pin AVDD; VDDA = 3 V, CommandReg register’s RcvOff bit = 0 pin AVDD; receiver switched off; VDDA = 3 V, CommandReg register’s RcvOff bit = 1 最小 典型 最大 单位 [1][2] 2.5 3.3 2.5 2.5 3.3 3.3 [3] 1.6 1.8 1.6 [4] - [4] - - - - - - - 6.5 7 3 3.6 3.6 3.6 3.6 3.6 5 10 9 10 V V V V V ìA ìA mA mA 5 mA 1.电源电压在 3V 以下会降低器件的性能(如,能达到的最远操作距离)。 2.VDDA, VDDD 和 VDD((TVDD) 一定要保持相同的电压。 3.VDD(PVDD) 一定要等于或低于 VDDD。 4. IPD 是所有电源的总电流。 5. IDD(PVDD)取决于数字管脚的总负载。 6.IDD(TVDD) 取决于 VDD(TVDD) 和连接到 TX1 和 TX2 的外部电路。 7. 典型电路工作期间消耗的总电流在 100mA 以下。 8. 使用互补驱动器时在 13.56MHz 的频率下匹配到 TX1 和 TX2 之上的 40Ù 的天线时的典型值。 MF CV520_219710 Objective data sheet COMPANY PUBLIC All information provided in this document is subject to legal disclaimers. © NXP&HUASHI B.V. 2011. All rights reserved. Rev. 1.0 — 18 October 2011 219710 2 of 77 NXP&HUASHI Semiconductors MF CV520 Contactless reader IC 5. 订购信息 Table 2. 订购信息 芯片种类 封装 名称 描述 版本 MF CV52001HN1/TRAYBM[1] HVQFN32 热特性较强且厚度非常薄的扁平四方形;无引线;32 个引脚;芯 SOT617-1 片尺寸为 5×5×0.85mm [1] 5 个工作日内交货 6. 功能框图 模拟通讯接口用于模拟信号的调制与解调。 无线传输异步接收器接收和处理主机发送的信号。先进先出的数据缓存器使得数据在主机与UART 之 间进行快速顺畅的双向传输。 可以根据客户的需要提供不同的与主机通讯的接口。. REGISTER BANK ANTENNA ANALOG INTERFACE Fig 1. MF CV520 简图 CONTACTLESS UART FIFO BUFFER SPI HOST 001aaj627_1 MF CV520_219710 Objective data sheet COMPANY PUBLIC All information provided in this document is subject to legal disclaimers. © NXP&HUASHI B.V. 2011. All rights reserved. Rev. 1.0 — 18 October 2011 219710 3 of 77 MF CV520 Contactless reader IC VOLTAGE MONITOR AND POWER ON DETECT RESET CONTROL POWER-DOWN CONTROL 3 4 15 18 6 23 DVDD DVSS AVDD AVSS NRSTPD IRQ NXP&HUASHI Semiconductors NSS/RX 24 D2 D1 D3 D4 D5 SCK D6 MOSI D7 MISO 25 26 27 28 29 30 31 PVDD 2 PVSS 5 FIFO CONTROL 64-BYTE FIFO BUFFER CONTROL REGISTER BANK SPI, UART INTERFACE CONTROL STATE MACHINE COMMAND REGISTER PROGRAMABLE TIMER INTERRUPT CONTROL MIFARE CLASSIC UNIT CRC16 GENERATION AND CHECK RANDOM NUMBER GENERATOR PARALLEL/SERIAL CONVERTER BIT COUNTER PARITY GENERATION AND CHECK FRAME GENERATION AND CHECK BIT DECODING BIT ENCODING SERIAL DATA SWITCH AMPLITUDE RATING REFERENCE VOLTAGE ANALOG TO DIGITAL CONVERTER ANALOG TEST MULTIPLEXOR AND DIGITAL TO ANALOG CONVERTER I-CHANNEL AMPLIFIER Q-CHANNEL AMPLIFIER I-CHANNEL Q-CHANNEL DEMODULATOR DEMODULATOR CLOCK GENERATION, FILTERING AND DISTRIBUTION Q-CLOCK GENERATION OSCILLATOR TEMPERATURE SENSOR TRANSMITTER CONTROL 7 8 9 21 22 MFIN MFOUT SVDD OSCIN OSCOUT 16 19 20 VMID AUX1 AUX2 17 RX 10, 14 11 13 12 TVSS TX1 TX2 TVDD 001aak602_1 Fig 2. MF CV520 详图 MF CV520_219710 All information provided in this document is subject to legal disclaimers. © NXP&HUASHI B.V. 2011. All rights reserved. Objective data sheet COMPANY PUBLIC Rev. 1.0 — 18 October 2011 219710 4 of 77 NXP&HUASHI Semiconductors 7. 引脚信息 I O S M 7 D / 1 3 . c . n 2 3 n.c. PVDD DVDD DVSS PVSS NRSTPD MFIN MFOUT 1 2 3 4 5 6 7 8 I S O M 6 D / 0 3 K C S 5 D / 9 2 4 D 8 2 3 D 7 2 2 D 6 2 1 D 5 2 MF CV520 MF CV520 Contactless reader IC 24 NSS 23 22 21 20 19 18 17 IRQ OSCOUT OSCIN AUX2 AUX1 AVSS RX 001aaj819_1 9 D D V S 0 1 S S V T 1 1 1 X T 2 1 3 1 4 1 5 1 6 1 2 X T D D V T S S V T D D V A I D M V Transparent top view Fig 3. HVQFN32 (SOT617-1)引脚配置 Type[1] 描述 不连接 P P G G I I O P G O P O G P P I G 引脚电源电压 数字部分电源电压 数字地[3] 引脚电源地 复位与掉电输入: 掉电:低电平触发;内部灌电流关闭,晶体振荡器停振,输入引脚从外部总线上断开。 复位:上升沿触发。 MIFARE 信号输入 MIFARE 信号输出 MFIN 和 MFOUT 引脚电源 发送器电源地 天线驱动器 发送器电源电压 天线驱动器 发送器电源地 模拟部分电源电压 内部参考电压 RF 信号输入 模拟部分电源地 7.1 引脚描述 Table 3. 引脚描述 Pin 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 符号 n.c. PVDD DVDD DVSS PVSS NRSTPD MFIN MFOUT SVDD TVSS TX1 TVDD TX2 TVSS AVDD VMID RX AVSS MF CV520_219710 Objective data sheet COMPANY PUBLIC All information provided in this document is subject to legal disclaimers. © NXP&HUASHI B.V. 2011. All rights reserved. Rev. 1.0 — 18 October 2011 219710 5 of 77
更多简介内容

推荐帖子

Vivado工程源码大瘦身
  特权同学原创,转载请保留署名 Vivado的工程文件包含了源码、IP、设置和各种编译的中间文件,动辄上百MB甚至上GB,非常占硬盘。可以通过以下步骤对编译过的工程进行瘦身,只预留必要的设置、IP和源码,减少硬盘空间占用。   打开Vivado工程,在Tcl Console中输入reset_project命令(Type a Tcl command here处
ove学习使我快乐 FPGA/CPLD
Seeeduino XIAO 做的冰与火迷你壁炉
来自:https://www.hackster.io/Makerming/mini-fireplace-a-song-of-ice-and-fire-seeeduino-xiao-a064ea   迷你壁炉,火焰在冰中燃烧,在房屋中发出冰与火之歌。献给《权力的游戏》的粉丝。     “I am the fire that burns against t
dcexpert MicroPython开源版块
【技术视频集锦】Littelfuse 高效 • 可靠 • 精准的功率控制和电路保护方案
小编在这里跟大家分享 Littelfuse 高效 • 可靠 • 精准的功率控制和电路保护方案的【技术视频集锦】, 希望能有助于设计工程师提高产品的安全可靠性和效率。 欢迎感兴趣的小伙伴观看了解~   【技术视频集锦】Littelfuse 高效 • 可靠 • 精准的功率控制和电路保护方案   工业变频器和软启动器应用概述   紧急医疗设备解决方案  
EEWORLD社区 分立器件
电路中的静电防护措施
本帖最后由 qwqwqw2088 于 2020-8-19 16:53 编辑 1、并联放电器件。 常用的放电器件有TVS,齐纳二极管,压敏电阻,气体放电管等。如图 1.1、齐纳二极管( Zener Diodes ,也称稳压二极管 ) 。 利用齐纳二极管的反向击穿特性可以保护 ESD敏感器件。但是齐纳二极管通常有几十 pF 的电容,这对于高速信号(例如 500MHz)而言,会
qwqwqw2088 模拟与混合信号
数字信号处理器(DSP) – 机器视觉的应用
    DSP 为传感器到服务器的各种应用带来计算性能、实时处理和能效。数字信号处理器有哪些用途?查看以下这些针对多种 DSP 应用的解决方案。     机器视觉 (MV) 是指在工业应用和非工业应用中,根据图像采集和分析处理结果为设备功能执行提供操作引导。从本质上说,这是为不同的"眼盲"设备提供"视力"或"视觉"。这样做可以显著增强设备的功能,从而提高产品质量、提高生产力并降低成本。机器视
fish001 DSP 与 ARM 处理器
LoraWAN与LPWAN、Lora的关系
        LPWAN与LoraWAN的关系LPWAN或称LPN,全称为LowPower Wide Area Network或者LowPower Network,指的是一种无线网络。这种无线网络强调低功耗与远距离,通常用于电池供电的传感器节点组网。因为低功耗与低速率的特点,这种网络与其他用于商业,个人数据共享的无线网络(如WiFi,蓝牙等)有着鲜明的区别。 应用中,LPWAN可使用集中器组建
Jacktang 无线连接

评论

shaosiming
正在寻找该资源,感谢分享
2019-09-04 11:04:26回复
满月星河
第一次来到这个论坛,感觉挺好的,感谢强大的网友和网站
2018-06-04 11:27:35回复
登录/注册

意见反馈

求资源

回顶部

datasheet推荐 换一换

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })