推荐帖子
最新更新时间:2022-08-17 07:01
-
6个步骤 让你成为FPGA设计高手
-
掌握FPGA可以找到一份很好的工作,对于有经验的工作人员,使用FPGA可以让设计变得非常有灵活性。掌握了FPGA设计,单板硬件设计就非常容易(不是系统设计),特别是上大学时如同天书的逻辑时序图,看起来就非常亲切。但FPGA入门却有一定难度,因为它不像软件设计,只要有一台计算机,几乎就可以完成所有的设计。FPGA设计与硬件直接相关,需要实实在在的调试仪器,譬如示波器等。这些硬件设备一般比较昂贵,这就
-
zxopencc
EE_FPGA学习乐园
-
Ti DSP 优化基本策略
-
一、优化流程一般分为三个阶段。
阶段一:直接按照需要用C语言实现功能。在实际的DSP应用中,许多算法直接用汇编代码编写,虽然优化效率很高,可是实现的难度却很大,所以一般先用C语言来实现,然后编译运行,利用C64X开发环境的profile; clock工具测试程序运行时间,若不能满足要求,则进行第二阶段。
阶段二:C语言级的优化。选择C64X开发环境提供的优化方式以及充分
-
灞波儿奔
DSP 与 ARM 处理器
-
编译Zstack1.4.3里面的SampleApp出现的错误!!
-
我用7.30B版本的IAR编译Zstack1.4.3里面的SampleApp的时候,一直出现错误。
Error[e16]: Segment XDATA_Z (size: 0x15eb align: 0) is too long for segment definition. At least 0xa96 more bytes needed. The problem occurred
-
caimengyi
RF/无线
-
【开源】stm32f107vc金龙开发板 uC/OS-II 介绍
-
实验一、任务创建与删除
本节我们主要介绍的是uC/OS-II及其任务创建与删除。1、uC/OS-II介绍
对于操作系统的学习,创建任务和删除任务是最为基础的工作,uC/OS-II以源代码的形式发布,是开源软件, 但并不意味着它是免费软件。可以将其用于教学和私下研究;但是如果将其用于商业用途,那么必须通过Micrium获得商用许可。uC/OS-II属于抢占式内核,最多可以支持64个任
-
旺宝电子
stm32/stm8
-
RSL-10开发环境搭建
-
本帖最后由 紫色的天空 于 2021-5-17 14:03 编辑
安森美的官方IDE的链接:
链接:https://pan.baidu.com/s/1HihO1gceWMOixCnYgR8aGg
提取码:0btw
安森美的IDE的安装步骤直接傻瓜操作即可,默认的安装位置尽量不要修改,以免发生其它未知错误。按照安森美的IDE的getting start guide文档上的
-
紫色的天空
安森美和安富利物联网创新设计大赛
-
(C-无线充电电动小车)辽宁省省一等奖_C题
-
无线充电电动小车为通过无线充电装置,给法拉电容充电,充满之后通过 DC-DC给小车供电,实现直线行驶和斜面行驶的功能。本系统采由 MSP430F5529 完成控制,主要包含 MSP430F5529 主控板模块,无线电能发送与接收装置,并联得到的 5F 法拉电容,通过 TPS63060 做驱动模块,oled 显示屏模块,按键模块,以及改装四驱车等模块。充电开始与结束信号由单片机控制继电器实现,充电结
-
sigma
电子竞赛
评论