超过460,000+ 应用技术资源下载
rar

时钟产生和分发设计指南

  • 1星
  • 日期: 2013-09-22
  • 大小: 2.59MB
  • 所需积分:1分
  • 下载次数:6
  • favicon收藏
  • rep举报
  • 分享
  • free评论
标签: 时钟产生和分发设计指南

时钟产生和分发设计指南:在您设计时钟电路时是否仅仅因为某些方法在过去一直沿用,所以就采用它呢?或者您曾经使用过某个器件仅仅是因为其他设计中使用了它?这种现象在如今的设计中经常出现,特别是在时钟发生和分发电路中。本书是由工程师们编写的,目标读者是那些希望用最好的方法设计时钟电路的工程师。它重点讲述高速数字设计中时钟发生和分发电路的实施。本书材料是从许多经过时间检验的设计方案中挑选出来的,同时还对可满足更快的时钟频率需要的新技术进行了介绍。最终目标是获得纯净、稳定的时钟。现在,许多公司投入整个部门来专门研究信号集成,他们进行仿真、设计审查以及各种分析,以确保时钟的最佳运行状态。设计者应考虑到几个影响时钟波形的因素,本书将研讨时钟设计的若干关键问题。时钟发生器在当今的设计中起着举足轻重的作用,在对高速度的追求中,很多系统采用了同步设计方式,随着此方法的应用,对相同时钟产生各种频率以及产生许多副本的需要也随之产生。在大多数系统中,这些时钟需要彼此同相,否则,则将损失宝贵的周期时间。在保持所有器件以其峰值速率工作时,时钟之间的偏斜变得非常重要。专用的时钟缓冲器在提供纯净、精确的时钟信号方面起着主导作用。锁相环的使用还最大程度地减小了时钟之间的延时。这些器件为设计者提供了更多的灵活性,使设计者可以对齐时钟边沿,或者使时钟前移或后移,从而增大数据有效窗口。它们还可以补偿线路长度延时和独特的芯片时序,时钟缓冲器的确可以帮助工程师设计出最佳电路。第2章讨论具有低偏斜输出和零延时缓冲器的时钟驱动器。该章讨论它们的工作原理并重点介绍某些典型应用。这两种器件是时钟分发的基础,专为生成具有纯净、对称边沿的时钟信号而设计。在同步系统中,时序预算是成功满足设定时间和保持时间的关键。第3章讨论计算时序宽裕度时需考虑的许多因素。抖动、偏斜、相位误差以及许多其他可变因素可能在指定周期中占用宝贵的时间。但是这些因素如何合并在一起相互影响呢?该章讨论分析不同因素所需方法,还介绍了一种称为总时序预算的新方法,此值帮助设计者确定周期时间的影响因素,同时不使其宽裕度过大。抖动是时钟设计中常用的术语,但是,它有很多被误解的定义。第4章讨论抖动的起因和定义,并揭开与数据手册标签相关的神秘面纱。对各种类型的抖动进行了讨论,并介绍如何进行测量。这使设计者可以评估对设计真正有影响的各类抖动。还着重介绍了抖动的特性,以有助于隔离可能造成过度抖动的信号源。

更多简介内容

评论


个人中心

意见反馈

求资源

回顶部

下载专区


TI最新应用解决方案

工业电子 汽车电子 个人电子

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

EEWorld下载中心——分享有价值的电子技术资料

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2018 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })