pdf

FPGA设计实战

  • 1星
  • 日期: 2020-08-30
  • 大小: 11.1MB
  • 所需积分:0分
  • 下载次数:2
  • favicon收藏
  • rep举报
  • 分享
  • free评论
标签: fpga

FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。FPGA一般来说比ASIC(专用集成芯片)的速度要慢,无法完成复杂的设计,但是功耗较低。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的FPGA。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的FPGA上完成的,然后将设计转移到一个类似于ASIC的芯片上。

《FPGA设计实战》是2009年6月16日出版图书,作者是Peter R.Wilson,由杜生海 等人翻译,本书不仅介绍了FPGA基本概念,还介绍了设计逻辑和技巧,使读者能够开发出实际高效的代码。

更多简介内容

推荐帖子

跨时钟域为什么要双寄存器同步
         随着设计规模的不断攀升,各种接口外设琳琅满目,时钟“满天飞”就不可避免(注意这里的“满天飞”不是滥用,意指时钟频率多、时钟扇出多)。而一个设计中,不同时钟频率之间你来我往更是在所难免。那么,这就出现了题目中的跨时钟域的同步问题?怎么办?十年不变的老难题。为了获取稳定可靠的异步时钟域送来的信号,一种经典的处理方式就是双寄存器同步处理(double synchronizer)
ove学习使我快乐 FPGA/CPLD
TI的TPS92610-Q1做的一款 单通道 LED 驱动器
        TPS92610-Q1 评估模块 (EVM) 可帮助设计者评估用于汽车照明应用的单通道线性 LED 驱动器 TPS92610-Q1 的操作和性能。它通过 PWM 调光可实现精密的电流调节。它还具备针对 LED 灯串开路、LED 接地短路以及单 LED 短路自动检测的完整诊断功能,并可自动恢复。它有如下特性: 由高侧基准电阻设定的恒定输出电流 LED 短路和开路检测及自动
qwqwqw2088 模拟与混合信号
使用nRF52840驱动的蓝牙键盘
使用nRF52840和circuitpython驱动的蓝牙键盘,功耗很低。睡眠模式下只有50uA,在连接蓝牙时只有160uA。   https://blog.adafruit.com/2020/08/26/icymi-python-on-microcontrollers-newsletter-usb-midi-host-8000-thanks-projects-and-more
dcexpert MicroPython开源版块
MSP340单片机IAR-简易交通灯系统Proteus仿真程序
仿真原理图如下 单片机源程序如下: #include void delay_1s(void); void seg7s(unsigned char data_seg7); void seg7s2(unsigned char data_seg7); const unsigned char decoder_seg7[10]                 
fish001 微控制器 MCU
micropython更新:2020.8
8月更新突然变少了   py/persistentcode: Maintain root ptr list of imported native .mpy code.  extmod/vfs_reader: Fix mp_reader_new_file to open file in "rb" mode.  tools/makemanifest.py: Print nic
dcexpert MicroPython开源版块
扩频的益处
抗干扰和抗阻塞性能 扩频技术会带来诸多益处,抗干扰特性是其中最为重要的优势。因为干扰和阻塞信号不带有扩频因子,所以被抑制掉。解扩处理后,只有包含扩频因子的所希望的信号会出现在接收器内。如图5所示。 如果干扰信号(窄带或宽带)不包括扩频因子,解扩后可忽略其影响。这种抑制能力同样也作用于其它不具有正确扩频因子的扩频信号,正是由于这一点,扩频通信允许不同用户共享同一频带(比如CDMA)。注意扩频
至芯科技FPGA大牛 FPGA/CPLD

评论

登录/注册

意见反馈

求资源

回顶部

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })