pdf

A 12-Bit 1.25-GS/s DAC in 90 nm CMOS With >70 dB SFDR up to 500 MHz

  • 1星
  • 日期: 2020-12-15
  • 大小: 1.07MB
  • 所需积分:1分
  • 下载次数:0
  • favicon收藏
  • rep举报
  • 分享
  • free评论
标签: DAC

DAC是数字模拟转换器(英语:Digital to analog converter,英文缩写:DAC)是一种将数字信号转换为模拟信号(以电流、电压或电荷的形式)的设备。在很多数字系统中(例如计算机),信号以数字方式存储和传输,而数字模拟转换器可以将这样的信号转换为模拟信号,从而使得它们能够被外界(人或其他非数字系统)识别。

SFDR

SFDR

DRRZ

SFDR

作者:Wei-Hsin  Tseng,  Chi-Wei  Fan,  Jieh-Tsorng  Wu

摘要:A  current-steering  digital-to-analog  converter  (DAC)  was  fabricated  using  a  90  nm  CMOS  technology.  Its  dynamic  performance  is  enhanced  by  adopting  a  digital  random  return-to-zero(DRRZ)  operation  and  a  compact  current  cell  design.  The  DRRZ  also  facilitates  a  current-cell  background  calibration  technique  that  ensures  the  DAC  static  linearity.  The  measured  differential  nonlinearity  (DNL)  is  0.5  LSB  and  the  integral  nonlinearity  (INL)  is  1.2  LSB.  At  1.25  GS/s  sampling  rate,  the  DAC  achieves  a  spurious-free  dynamic  range  (SFDR)  better  than  70  dB  up  to  500  MHz  input  frequency.  The  DAC  occupies  an  active  area  of  1100  750μm².  It  consumes  a  total  of  128  mW  from  a  1.2  V  and  a  2.5  V  supply.

更多简介内容

推荐帖子

评论

登录/注册

意见反馈

求资源

回顶部

datasheet推荐 换一换

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })