热搜关键词: 电路基础ADC数字信号处理封装库PLC

zip

电(科学出版社+1958)

  • 1星
  • 2013-08-29
  • 1015.49KB
  • 需要1积分
  • 0次下载
标签:

科学出版社

科学出版社

1958

科学出版社

电(科学出版社+1958)

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • FPGA与DSP综合比较
    1) 内部资源 FPGA侧重于设计具有某个功能的硬件电路,内部资源是VersaTiles(Actel FPGA)之类的微小单元,FPGA的内部单元初始在编程前都是使用的是HDL语言实现硬件电路的设计描述。FPGA内部的连线资源将这些功能模块的内部和模块之间的信号连接起来,构成较大的模块。FPGA可以内部实现ALU,加法器,乘法器,累加器,FIFO,SRAM,DDR controller,FFT,H
  • DSP2833x_Headers_nonBIOS.cmd
    MEMORY{PAGE 0:/* Program Memory */PAGE 1:/* Data Memory */DEV_EMU: origin = 0x000880, length = 0x000180/* device emulation registers */FLASH_REGS: origin = 0x000A80, length = 0x000060/* FLASH register
  • 日本立体大规模集成电路有望突破电路集成极限
    日本东北大学研究人员开发出由10个半导体芯片层叠而成的立体大规模集成电路,打破了此前3个芯片层叠的纪录,专家认为该技术有望使大规模集成电路突破电路集成的极限。以往的大规模集成电路(LSI)都是在一个芯片平面上布置电路,随着集成度不断提高,芯片耗电量升高,发热问题也逐渐显现,电路集成已接近极限。近年来,世界各国都致力于开发立体LSI。据28日的《朝日新闻》报道,日本东北大学教授小柳光正的研究小组改进
  • 写FLash的时候为什么只能写3个字节?
    写了之后
  • 时钟初始化问题
    我自己焊的MSP430的最小系统版,一运行下面这个时钟初始化的程序就退不出去,是什么原因呢?void Init_CLK(){uchar i;BCSCTL1 &= ~XT2OFF;//打开XT振荡器BCSCTL2 |= SELM1+SELS;//MCLK为8MHz,SMCLK为8MHzdo{IFG1&=~OFIFG;//清除振荡错误标志for(i=0;i<100;i++)_NOP();//延时等待}
  • 使用MSP430注意的问题
  • 各位大侠,谁有Pads的一些教程适合审单人员的就可以。
  • DSP CMD文件内存分配问题
  • TSP-Link—TSP控制基础
  • 【雅特力开发板 AT32F421 测评】- 资料整理

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×