rar

FPGA控制DM9000A进行以太网数据收发的Verilog实现

  • 1星
  • 日期: 2013-07-01
  • 大小: 2.53MB
  • 所需积分:1分
  • 下载次数:19
  • favicon收藏
  • rep举报
  • free评论
标签: FPGA

FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。FPGA一般来说比ASIC(专用集成芯片)的速度要慢,无法完成复杂的设计,但是功耗较低。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的FPGA。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的FPGA上完成的,然后将设计转移到一个类似于ASIC的芯片上。

DM9000A

DM9000A

以太网

以太网(Ethernet)指的是由Xerox公司创建并由Xerox、Intel和DEC公司联合开发的基带局域网规范,是当今现有局域网采用的最通用的通信协议标准。以太网络使用CSMA/CD(载波监听多路访问及冲突检测)技术,并以10M/S的速率运行在多种类型的电缆上。以太网与IEEE802.3系列标准相类似

Verilog

Verilog

文件列表: 

    FPGA控制DM9000A进行以太网数据收发的Verilog实现

    .............\\Dm9000a

    .............\\....\\Dm9000a.def

    .............\\....\\Dm9000a_Init.v

    .............\\....\\Dm9000a_IO.v

    .............\\....\\Dm9000a_Ior.v

    .............\\....\\Dm9000a_IORD.v

    .............\\....\\Dm9000a_Iow.v

    .............\\....\\Dm9000a_IOWR.v

    .............\\....\\phy_write.v

    .............\\....\\vssver.scc

    .............\\DM9000A.C

    .............\\DM9000A.H

    .............\\DM9000A.pdf

    .............\\FPGA控制DM9000A进行以太网数据收发的Verilog实现  -  恋恋风尘.mht

    .............\\Test

    .............\\.\\Dm9000a_Init

    .............\\.\\...\\db

    .............\\.\\...\\..\\Dm9000a_Init.db_info

    .............\\.\\...\\Dm9000a_Init.asm.rpt

    .............\\.\\...\\Dm9000a_Init.done

    .............\\.\\...\\Dm9000a_Init.fit.rpt

    .............\\.\\...\\Dm9000a_Init.fit.smsg

    .............\\.\\...\\Dm9000a_Init.fit.summary

    .............\\.\\...\\Dm9000a_Init.flow.rpt

    .............\\.\\...\\Dm9000a_Init.map.rpt

    .............\\.\\...\\Dm9000a_Init.map.smsg

    .............\\.\\...\\Dm9000a_Init.map.summary

    .............\\.\\...\\Dm9000a_Init.pin

    .............\\.\\...\\Dm9000a_Init.pof

    .............\\.\\...\\Dm9000a_Init.qpf

    .............\\.\\...\\Dm9000a_Init.qsf

    .............\\.\\...\\Dm9000a_Init.qws

    .............\\.\\...\\Dm9000a_Init.sof

    .............\\.\\...\\Dm9000a_Init.tan.rpt

    .............\\.\\...\\Dm9000a_Init.tan.summary

    .............\\.\\...\\Dm9000a_Init.vwf

    .............\\.\\...\\Dm9000a_Init_Test.v

    .............\\.\\...\\vssver.scc

    .............\\.\\Dm9000a_IO

    .............\\.\\....\\Dm9000a_IO.qpf

    .............\\.\\....\\Dm9000a_IO.qsf

    .............\\.\\....\\Dm9000a_IO_Test.v

    .............\\.\\....\\vssver.scc

    .............\\.\\Dm9000a_Ior

    .............\\.\\.....\\Dm9000a_Ior.qpf

    .............\\.\\.....\\Dm9000a_Ior.qsf

    .............\\.\\.....\\Dm9000a_Ior.qws

    .............\\.\\.....\\Dm9000a_Ior.vwf

    .............\\.\\.....\\vssver.scc

    .............\\.\\Dm9000a_IORD

    .............\\.\\...\\Dm9000a_IORD_Test.qpf

    .............\\.\\...\\Dm9000a_IORD_Test.qsf

    .............\\.\\...\\Dm9000a_IORD_Test.v

    .............\\.\\...\\Dm9000a_IORD_Test.vwf

    .............\\.\\...\\vssver.scc

    .............\\.\\Dm9000a_Iow

    .............\\.\\.....\\Dm9000a_Iow.qpf

    .............\\.\\.....\\Dm9000a_Iow.qsf

    .............\\.\\.....\\Dm9000a_Iow.qws

    .............\\.\\.....\\Dm9000a_Iow.vwf

    .............\\.\\.....\\vssver.scc

    .............\\.\\Dm9000a_IOWR

    .............\\.\\...\\Dm9000a_IOWR_Test.qpf

    .............\\.\\...\\Dm9000a_IOWR_Test.qsf

    .............\\.\\...\\Dm9000a_IOWR_Test.v

    .............\\.\\...\\Dm9000a_IOWR_Test.vwf

    .............\\.\\...\\vssver.scc

    .............\\.\\Dm9000a_WriteRead

    .............\\.\\.....\\Dm9000a_WriteRead.qpf

    .............\\.\\.....\\Dm9000a_WriteRead.qsf

    .............\\.\\.....\\Dm9000a_WriteRead.qws

    .............\\.\\.....\\Dm9000a_WriteRead.v

    .............\\.\\.....\\Dm9000a_WriteRead.vwf

    .............\\.\\.....\\vssver.scc

    .............\\.\\phy_write

    .............\\.\\...\\phy_write.qpf

    .............\\.\\...\\phy_write.qsf

    .............\\.\\...\\phy_write.qws

    .............\\.\\...\\phy_write.vwf

    .............\\.\\...\\vssver.scc

    .............\\.\\vssver.scc

更多简介内容

推荐帖子

评论

tomdong074
这个我能跑起来,还不错,谢谢分享
2019-09-02 09:20:52回复
登录/注册

意见反馈

求资源

回顶部

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })
×