pdf

PSOC4开发板原理图

  • 1星
  • 日期: 2015-01-15
  • 大小: 227.8KB
  • 所需积分:3分
  • 下载次数:2
  • favicon收藏
  • rep举报
  • free评论
标签: PSOC4

PSOC4

PSOC4开发板的原理图,pdf格式

5
4
3
2
1
D
D
C
C
B
B
A
PCA: 121-60040-01
PCB: 600-60050-01
FAB DRW: 610-60048-01
ASSY DRW: 620-60051-01
CYPRESS SEMICONDUCTOR © 2013
Title
A
CY8CKIT-042 PSoC 4 Pioneer Kit
Size
Date:
Document Number
Rev
630-60050-01
Monday, April 01, 2013
2
03
Sheet
1
1
of
2
5
4
3
5
4
3
2
1
Power Supply
Input Voltage Range VIN is 5-12V
0603
P1_1
P1_2
P1_3
P1_4
C10
1.0 uF
NO LOAD
TP1 RED
PLACE CAPS CLOSE TO POWER PINS
P4_VDD
P4_VDD
VCCD
C5
1.0 uF
0603
NO LOAD
P4_2
P0_1
C1
2200 pF
R44 ZERO
Shield
0603
P1_5
Shunt
Resistor
R1
NO LOAD
R17 R18 R19 R20 R21
1
560 ohm
2
560 ohm
3
560 ohm
4
560 ohm
5
560 ohm
/XRES
1
SW1
2
P1_7
P1_6
P1_5
P1_4
P1_3
P1_2
P1_1
P1_0
VBUS
D1
SOD123
V3.3
R45 ZERO
0603
C2
0.1 uF
0402
0603
C3
1.0 uF
D2
NO LOAD
D
EVQ-PE105K
CSS1
SOD123
RESET
SW2
P0_7
1
2
D
VIN
R2 ZERO
NCP1117DTARKG
3
1
3216
SOD123
VIN
ADJ
U1
VOUT
TAB
2
4
SOD123
P1_7
P1_6
P1_5
P1_4
P1_3
P1_2
P1_1
P1_0
VSSA
VDDA
VDDD
44
43
42
41
40
39
38
37
36
35
34
D13
C4
10 uFd 25v
+
LDO
0603
P3_1
P3_2_SWDIO
P3_3_SWDCLK
P3_4
P3_5
P3_6
P3_7
VDDD
P4_0
P4_1
P4_2
R35
232 ohm
P4_VDD
VDD
VBUS
V3.3
3
2
1
VDD
R3 560 ohm
2
0805
12
13
14
15
16
17
18
19
20
21
22
P3_1
SWDIO
SWDCLK
P3_4
P3_5
P3_6
P3_7
1
Power LED
P4_0
P4_1
P4_2
1
2
2 PIN HDR
NO LOAD
P4_VDD
0603
3
2
1
330 ohm
P4_VDD
User Interface
J9
0603
P4_VDD
C
R10
4.7K
TVS4
18V 350W BI
VIN
D4
SOD123
R8
2.2K
0603
I2C Pull up
R9
2.2K
Resistors
0603
PSoC 4
/XRES
J1
1
2
3
4
5
6
7
8
8x1 RECP
P5LP_VDD
J2
C15
0.1 uF
P2_0
P2_1
P2_2
P2_3
P2_4
P2_5
P0_0
P0_1
P1_0
1
3
5
7
9
11
13
15
17
2
4
6
8
10
12
14
16
18
P0_2
P0_3
P1_5
P1_4
P1_3
P1_2
P1_1
P4_VDD
P0_4
P0_5
P0_7
P3_7
P0_0
P3_5
P1_0
P2_7
0805
J3
P4_0
P4_1
P1_7
P0_6
P3_1
P3_0
P3_4
P3_6
P2_6
10
9
8
7
6
5
4
3
2
1
10X1 RECP
V3.3_EXT
Q1
VBUS
VBUS
C11
1.0 uF
0603
C12
0.1 uF
0402
P5LP2_4
P5LP2_3
P5LP2_2
P5LP2_1
P5LP2_0
USB MiniB
TVS3
5V 350W
NO LOAD
C13
1.0 uF
0603
V3.3_EXT
/XRES
IOREF
P4_VDD
Vz=2V(BZT52C2V0-7-F)
NO LOAD
TP2 RED
P5LP_VDD
R43
442 ohm
Q3
PMOS( DMP3098L-7)
VDD
R5 ZERO
P5LP_VDD
D5
2
F1
PTC Resettable Fuse
VTARG
VSSD
P5LP_VCCD
ZERO
ZERO
ZERO
ZERO
ZERO
J4
1
2
3
4
5
6
7
8
8x1 RECP
P5LP0_0
P5LP3_4
P5LP3_6
P5LP12_6
0402
C14
0.1 uF
U3
R11
R12
R14
R15
R16
1
Protection Circuit
0402
NO LOAD
0603
C29
1.0 uF
Del Sig Bypass
Capacitor
EPAD
P2_5
VDDIO2
P2_4
P2_3
P2_2
P2_1
P2_0
P15_5
P15_4
VDDD
VSSD
VCCD
P0_7
P0_6
P0_5
P0_4
VDDIO0
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
6
7
P5LP_VDD
J8
1
3
5
7
9
11
2
4
6
8
10
12
P5LP1_2
P5LP0_1
P5LP3_5
P5LP3_7
P5LP12_7
P5LP3_0
J10
VBUS
DM
DP
ID
GND
1
2
3
4
5
D6
D7
DM
DP
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
S3
S4
B
8
9
USB MINI B
100K R13
0402
0402
NO LOAD
0603
VSSD
P5LP_XRES
P5LP_SWDIO
P5LP_SWDCLK
P5LP1_2
P5LP_SWO
P5LP_TDI
P1_6
P1_7
P12_6_SIO
P12_7_SIO
P15_6 DP
P15_7 DM
VDDD
VSSD
VCCD
P15_0
P15_1
P3_0
P3_1
P3_2
P3_3
P3_4
P3_5
TVS1
5V 350W
R7 ZERO
P5LP_VDD
C25
P5LP_VDD
0402
0.1 uF
R34 ZERO
/XRES
0603
P5LP12_2
P5LP12_3
P5LP3_0
P5LP3_1
P5LP3_4
P5LP3_5
0402
P5LP1_7
P5LP12_6
P5LP12_7
22E R26
DP_P
DM_P
22E R27
VSSD
P5LP_VCCD
C20
0.1 uF
0402
C21
0.1 uF
P5LP0_4 to P5LP0_7,
P5LP3_2, P5LP3_3 are
reserved for HW REV ID
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
50MIL KEYED SMD
P5LP1_6
PSoC 4 / External PSoC Program/Debug Header
R22
2.2K
0603
R23
2.2K
0603
VBUS
R24
VTARG
P5LP_VDD
P5LP_VDD
0402
A
P5LP12_1
ZERO
R25
P5LP12_0
ZERO
0603
0603
P3_1
R39
1.5K
P3_0
R40
3K
R38
3K
R37
1.5K
C22
0.1 uF
0603
P5LP_VDD
R41
4.7K
C27
0402
DP
DM
J7
1
3
5
7
9
2
4
6
8
10
P5LP_SWDIO
P5LP_SWDCLK
P5LP_SWO
P5LP_TDI
P5LP_XRES
C23
1.0 uF
0603
0402
C24
0.1 uF
P5LP_XRES
0.1 uF
TVS2
5V 350W
50MIL KEYED SMD
NO LOAD
I2C Connection b/w PSoC 5LP and PSoC 4
PSoC 5LP Programmer / Debugger
PSoC 5LP Program/Debug Header
5
4
3
2
0603
1
3
5
7
9
2
4
6
8
10
P5LP2_0
P5LP2_1
P5LP2_2
P5LP2_3
P5LP2_4
R33 ZERO
SWDCLK
0603
C16 0.01 uF
P2_6
P0_3
P2_7
P0_2
P12_4 I2C0_SCL, SIO
P0_1
P12_5 I2C0_SDA, SIO
P0_0
VSSB
SIO_P12_3
IND
SIO_P12_2
VBOOST
VSSD
CY8C5868LTI-LP039 QFN68
VBAT
VDDA
VSSD
VSSA
XRES
VCCA
P1_0
P15_3
P1_1
P15_2
P1_2
SIO, I2C1_SDA P12_1
P1_3
SIO, I2C1_SCL P12_0
P1_4
P3_7
P1_5
P3_6
VDDIO1
VDDIO3
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
P5LP0_3
P5LP0_2
P5LP0_1
P5LP0_0
P5LP12_3
P5LP12_2
VSSD
S1
S2
9x2 RECP
C28
1.0 uF
0603
SAR Bypass
Capacitor
(J1-J4) Arduino Compatible Headers
P5LP_VDD
D8
6x2 RECPT
C17
0.1 uF
0402
0603
0603
0603
0603
C18
1.0 uF
VTARG
J6
R32 ZERO
SWDIO
PSoC 5LP GPIO Extension Header
P5LP12_1
P5LP12_0
P5LP3_7
P5LP3_6
C19
1.0 uF
0603
NO LOAD
NO LOAD
TP4
BLACK
TP5
BLACK
TP3
BLACK
PCA: 121-60040-01
PCB: 600-60050-01
FAB DRW: 610-60048-01
ASSY DRW: 620-60051-01
CYPRESS SEMICONDUCTOR © 2013
Title
CY8CKIT-042 PSoC 4 Pioneer Kit
Size
Date:
Document Number
Rev
630-60050-01
Monday, April 01, 2013
1
0603
0805
R4 ZERO
0805
SOD123
D11
U2
CAPSENSE TUNING CIRCUITRY
Default Loaded For CSD
P4_VDD
Shield Setting
0603
R36
120 ohm
3216
D12
+
C6
22 uFd 16v
C26
1.0 uF
P2_0
P2_1
P2_2
P2_3
P2_4
P2_5
P2_6
P2_7
P3_0
1
2
3
4
5
6
7
8
9
10
11
VSS
P2_0
P2_1
P2_2
P2_3
P2_4
P2_5
P2_6
P2_7
VSS
P3_0
CY8C4245AXI-483 44TQFP
VCCD
XRES
P0_7
P0_6
P0_5
P0_4
P0_3
P0_2
P0_1
P0_0
P4_3
33
32
31
30
29
28
27
26
25
24
23
/XRES
P0_7
P0_6
P0_5
P0_4
P0_3
P0_2
P0_1
P0_0
P4_3
C9
10000 pF
Sh_tank
CapSense Slider 5 Seg
C7
0.1 uF
0402
0603
EVQ-PE105K
C8
1.0 uF
D9
J13
1
2
1
2
2 PIN HDR
NO LOAD
R6 ZERO
P3_5
P3_0
P3_1
P0_6
P4_VDD
J5
1
2
3
4
5
6
P3_1
P0_6
/XRES
J12
1
3
5
2
4
6
P3_0
P1_6
P4_VDD
2
B
RGB LED
P5LP_VDD
R28
2.2K
1
R
G
3
4
USER BUTTON
R29
R30
1.5K
P0_2
1.5K
P0_3
3x2 RECPT
NO LOAD
J12 Arduino ICSP
compatible header for
SPI Interface
R31
2
D3
VIN
1
2
J11
VDD
P4_VDD
VTARG
6X1 CONN FEMALE
NO LOAD
D10
1
0805
P5LP3_1
J5 Digilent PMOD Cards
Compatible Headers
Status LED Green
C
NO LOAD
R46 ZERO
PMOS( DMP3098L-7)
Q2
V3.3
PMOS( DMP3098L-7)
R42
1K ohm
0603
0603
0603
0603
0603
0603
0603
B
NO LOAD
TP6
BLACK
A
03
Sheet
2
of
2
展开预览

推荐帖子 最新更新时间:2021-09-14 16:37

Sensortag 方案提交[使用sensortag控制ardrone无人机]
本帖最后由 yangwillie 于 2014-5-6 12:57 编辑 $('flv_zrW').innerHTML=(mobileplayer() ? "" : AC_FL_RunContent('width', '500', 'height', '375', 'allowNetworking', 'internal', 'allowScriptAccess', 'never', 'src
yangwillie 无线连接
为电源转换电路选择薄膜或电解电容器
电容器可以提供重要的穿越(或保持)能量或减轻功率转换电路中的纹波和噪声。选择正确的类型可以深刻地影响系统的整体大小、成本和性能。 薄膜和电解电容器:基本比较 薄膜电容器具有低的等效串联电阻(ESR),因而具有良好的纹波电流处理能力以及高浪涌电压额定值和自愈性能,是电动汽车、可再生能源、以及工业驱动器等重要应用中许多功率调节任务的强有力竞争者。薄膜电容器特别适用于不需要保持(或穿越)的场合,
alan000345 电源技术
低成本DIY纳米级光刻机!这位95后男生火了…
最近,一位本科生自制光刻机的视频火了。是的,你没听错,大连理工大学化工学院的学生彭译锋,竟然凭着一张图纸成功在家里搭建了纳米级光刻机 ,还成功光刻出~75微米(75000纳米)的孔径。 这位同学还在读本科,整个制造过程都是在一间超简陋的小书桌上完成的,全部数学演算全靠一张白板,所有的材料都堆放在桌上地上,简直就是“家居实验室模范”。 大概长这个样子,非常接地气了。
eric_wang DIY/开源硬件专区
顶层锡膏层,元件不显示
pads,画了一个图,生成gerber,发现顶层锡膏层,其中一个元件没有显示。虽然,对板子本身没影响。但还是想查一下。 这个封装是新画的。查看引脚焊盘属性。和其他封装相比,层设置有所不同。别的封装只有mounted side, inner layers, opposite side。 而这个异常封装,层数更多,包括paste mask top。应该就是因为这个了。在焊盘的设置中,如果不包含pas
ienglgge PCB设计
OPENRISC OR1KSIM安装
本帖最后由 白丁 于 2015-11-17 19:26 编辑   Or1ksim是一个代码级的OPENRISC1000架构系统模拟器。它包含一系列的外设,允许完整系统的模型仿真。关键特性如下:ü  免费,开放源代码,可以用作单独的仿真器或者库ü  高层次快速的架构仿真,允许更早的代码分析和系统性能评估ü  提供opencores上所有主要的外设和系统控制器核心,容易添加新的外设模型ü  容易配
白丁 FPGA/CPLD
micropython 修改了 Nucleo_F401/F411 的 I2C1 引脚定义
micropython将 Nucleo_F401/F411 开发板的 I2C1 引脚,从原来的 PB6/PB7 改为了 PB8/PB9,这样就和 Arduino 和 STM32 的习惯一致了。 // I2C busses -#define MICROPY_HW_I2C1_SCL (pin_B6)        // Arduino D10, pin 17 on CN10 -#define M
dcexpert MicroPython开源版块

评论

登录/注册

意见反馈

求资源

回顶部

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })
×