热搜关键词: 电路基础ADC数字信号处理封装库PLC

pdf

高速电路传输线效应分析与处理

  • 1星
  • 2013-09-22
  • 346.94KB
  • 需要1积分
  • 0次下载
标签: 高速电路传输线效应分析与处理

高速电路传输线效应分析与处理

随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80%  的设计的时钟频率超过50MHz,将近50%  以上的设计主频超过120MHz,有20%甚至超过500M。当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作。因此,高速电路信号质量仿真已经成为电子系统设计师必须采取的设计手段。只有通过高速电路仿真和先进的物理设计软件,才能实现设计过程的可控性。传输线效应基于上述定义的传输线模型,归纳起来,传输线会对整个电路设计带来以下效应。  ·  反射信号Reflected  signals  ·  延时和时序错误Delay  &  Timing  errors  ·  过冲(上冲/下冲)Overshoot/Undershoot  ·  串扰Induced  Noise  (or  crosstalk)  ·  电磁辐射EMI  radiation

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×