热搜关键词: 电路基础ADC数字信号处理封装库PLC

rar

基于FPGA的高速高阶FIR滤波器设计

  • 1星
  • 2014-03-05
  • 1.62MB
  • 需要1积分
  • 0次下载
标签: 基于FPGA的高速高阶FIR滤波器设计

基于FPGA的高速高阶FIR滤波器设计

  随着雷达、图像、通信等领域对信号高速处理的要求,研究人员正寻求高速的数字信号处理算法,以满足这种高速地处理数据的需要。常用的高速实时数字信号处理的器件有ASIC、可编程的数字信号处理芯片、FPGA,等等。  本文研究了时域FPGA上实现高速高阶FIR数字滤波器结构,并实现了高压缩比的LFM脉冲信号的匹配滤波。文章根据FIR数字滤波器理论,分析比较实现了FIR滤波器的方法;使用并行分布式算法,在Xilinx的VirtexⅡFPGA系列芯片上设计了高速高阶FIR滤波器。并详细进行了分析;设计出了一个256阶的线性调频脉冲压缩信号的匹配滤波器设计实例,并用ModelSim软件进行了仿真。

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • 在Keil不能监控局部变量
    一个KEIL的项目中有多个C文件。在软件仿真下,其中有一个函数的局部变量不能监控,显示值的位置提示out ot scope请高手指点。
  • EEWORLD大学堂----CoreSight SoC-400工具介绍
    CoreSight SoC-400工具介绍:https://training.eeworld.com.cn/course/2204CoreSight SoC-400是包括可配置调试和追踪组件及设计工具(以自动化IP针数和测试)在内的综合套件。该解决方案的功能包括:完整的自动化系统stitching和测试台、增强的AMBA? AXI? Access Port (AXI-AP)功能、通过AXI总线支持6
  • 串口通讯问题:RS232和RS485转换
    下位机通过RS485向上位机发送数据,中间通过第三方的RS232-485转换器(购买的,型号HXSP-2108C)后,再通过USB转232接到PC端,再通过串口测试软件COMMASTER进行上位机和下位机的数据通讯。但是现在碰到一个问题,下位机在想上位机发送数据的时候,上位机是能收到数据的,在与芯片连接的RS485上的DI口能采集到数据的电平变化(用逻辑分析仪)。但上位机往下位机发送数据的时候,下
  • 定时器启动AD转换的问题
    LF2407A,利用定时器定时读取AD转换值,为什么在中断处理程序中去掉将IFR清零的语句仍然可以不断的进入AD中断程序读取AD值呢?不是IFR如果不人工清零的话,对于以后的中断就不处理吗?谁能解释一下?好奇怪
  • 分享一本书 《兼容ARM9的软核处理器设计》
    [i=s] 本帖最后由 574433742 于 2015-9-24 07:22 编辑 [/i][b]网上搜到了一本电子书,,不敢独享,特意拿来与大家一起分享。。。[/b][align=center][/align][b]这本书的配套教程下载网址是: [color=rgb(0, 102, 153)][url=http://code.google.com/p/risclite]http://code.
  • 早晨起来来到eeworld,好像变了哈
  • LWIP SYN ACK
  • RISC-V MCU开发 (一):MounRiver Studio集成开发环境
  • 滤波电路的设计
  • 下雨天 忽然想起那些往事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×