热搜关键词: 机器人电路基础模拟电子技术matlablinux内核

zip

Smart FDISK 2.05r2 (32Bit)源代码

  • 1星
  • 2014-03-05
  • 688.36KB
  • 需要2积分
  • 0次下载
标签: Smart

Smart

FDISK

Smart

2 05r2

Smart

32Bit

32Bit

源代码

源代码

Smart  FDISK  2.05r2  (32Bit)源代码,Smart  FDISK是一个管理硬盘的实用工具软件,它可以帮助您方便地管理您的计算机硬盘。能方便地在硬盘上建立基本分区、逻辑分区,并且可以格  式化分区

展开预览

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

开源项目推荐 更多

热门活动

热门器件

随便看看

  • 求助将BRD文件转化为AD的pcb文件
    求 大佬帮忙将BRD文件转化为AD的pcb文件,自己怎么转都失败
  • STM8 中斷優先權的問題
    最近在看STM8L的spc發現中斷優先順序實在不太明白。中斷優先順序分為兩個暫存器,一個為CC暫存器的 I0 和 I1和ITC_SPRX暫存器,但我不明白的昰既然ITC_SPRX已經設定了個向量中斷的優先順序,那CC暫存器設定是為了甚麼呢,請哪位大大可以幫幫我,謝謝
  • HT1380串行时钟芯片
    HT1380串行时钟芯片一般来说,HT系列的芯片在串行口的应用一直以来就是很好的在单片机这个领域,串行时钟一直占着很重要的位置
  • #闲置市集# 交换下载器
    今年2月初,在贸泽上买了2个板子,其中一个是TI的msp430,还在时断时续的使用中,另一个是Intel Quark 微控制器开发人员套件 D2000,要出手的就是这款板卡,贸泽的购买链接是https://www.mouser.cn/ProductDetail/607-MTFLD.CRBD.AL。现打算学习一下Lattice的CPLD,自己画了小板,打算投板,就差个lattice的下载器的,看哪位
  • 关于msp430g2553外接32.768晶振的问题
    初学msp430,做了一个实验很困惑,我将MCLK SMCLK ACLK的时钟源都设为外部的32.768KHz的手表晶振,然后用_delay_cycles(32768)进行1s的延时,led灯反应延时情况。可实际结果并不是1s的延时,大概只有120多毫秒左右,但用P1.4测量到SMCLK的确是32.768的频率,那MCLK也应该设置成了这个频率,但延时为什么不是1s?求解啊!(数据手册和用户指南没
  • [转]2012年我们一起玩完?
  • STM32的驱动库好用吗?效率高吗?优化的吗?准备上STM32
  • 三相电源相序/缺相检测器
  • 一个奇怪运放电路求解
  • 猎头招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×