热搜关键词: 机器人电路基础模拟电子技术matlablinux内核

rar

基于FPGA的小型CPU中通信协议的研究及IPCore的开发.rar

  • 1星
  • 2014-03-05
  • 2.13MB
  • 需要2积分
  • 3次下载
标签: 小型

小型

cpu

cpu

中通

cpu

通信

通信

通信协议

通信协议

FPGA作为新一代集成电路的出现,引起了数字电路设计的巨大变革。随着FPGA工艺的不断更新与改善,越来越多的用户与设计公司开始使用FPGA进行系统开发,因此,PFAG的市场需求也越来越高,从而使得FPGA的集成电路板的工艺发展也越来越先进,在如此良性循环下,不久的将来,FPGA可以主领集成电路设计领域。正是由于FPGA有着如此巨大的发展前景与市场吸引力,因此,本文采用FPGA作为电路设计的首选。  @@  随着FPGA的开发技术日趋简单化、软件化,从面向硬件语言的VHDL、VerilogHDL设计语言,到现在面向对象的System  Verilog、SystemC设计语言,硬件设计语言开始向高级语言发展。作为一个软件设计人员,会很容易接受面向对象的语言。现在软件的设计中,算法处理的瓶颈就是速度的问题,如果采用专用的硬件电路,可以解决这个问题,本文在第一章第二节详细介绍了软硬结合的开发优势。另外,在第一章中还介绍了知识产权核心(IP  Core)的发展与前景,特别是IP  Core中软核的设计与开发,许多FGPA的开发公司开始争夺软核的开发市场。  @@  数字电路设计中最长遇到的就是通信的问题,而每一种通信方式都有自己的协议规范。在CPU的设计中,由于需要高速的处理速度,因此其内部都是用并行总线进行通信,但是由于集成电路资源的问题,不可能所有的外部设备都要用并行总线进行通信,因此其外部通信就需要进行串行传输。又因为需要连接的外部设备的不同,因此就需要使用不同的串行通信接口。本文主要介绍了小型CPU中常用的三种通信协议,那就是SPI、I2C、UART。除了分别论述了各自的通信原理外,本文还特别介绍了一个小型CPU的内部构造,以及这三个通信协议在CPU中所处的位置。  @@  在硬件的设计开发中,由于集成电路本身的特殊性,其开发流程也相对的复杂。本文由于篇幅的问题,只对总的开发流程作了简要的介绍,并且将其中最复杂但是又很重要的静态时序分析进行了详细的论述。在通信协议的开发中,需要注意接口的设计、时序的分析、验证环境的搭建等,因此,本文以SPI数据通信协议的设计作为一个开发范例,从协议功能的研究到最后的验证测试,将FPGA  的开发流程与关键技术等以实例的方式进行了详细的论述。在SPI通信协议的开发中,不仅对协议进行了详细的功能分析,而且对架构中的每个模块的设计都进行了详细的论述。@@关键词:FPGA;SPI;I2C;UART;静态时序分析;验证环境

展开预览

评论

AADJHAA
基于FPGA的小型CPU中通信协议的研究及IPCore的开发.rar
2018-01-26 00:49:41
登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • 分享一个 路径规划 的参考实现,关键是都有动图!
    GitHub - zhm-real/PathPlanning: Common used path planning algorithms with animations.clone下来装好python所需的作图模块,就可以运行了。└── Search-based Planning├── Breadth-First Searching (BFS)├── Depth-First Searching (
  • DSP入门前的背景知识
    数字信号处理(DigitalSignalProcessing,简称DSP)是一门涉及许多学科而又广泛应用于许多领域的新兴学科。20世纪60年代以来,随着计算机和信息技术的飞速发展,数字信号处理技术应运而生并得到迅速的发展。在过去的二十多年时间里,数字信号处理已经在通信等领域得到极为广泛的应用。 数字信号处理是利用计算机或专用处理设备,以数字形式对信号进行采集、变换、滤波、估值、增强、压缩、识别等处
  • 关於1oo2系统架构
    大家想请问一下,这边说到:1oo2 系统架构与 1oo1 架构不同,1oo2 的架构,整个系统增加了一路冗余设计,两个子系统输出部分采用串行方式,因此,两个子系统中的任何一个失效都会导致系统失效,这样的架构适合用于开路安全的系统,也就是在开路情况下系统处于安全状态,只有当两路子系统都正常的情况下,才会使系统工作在正常状态。因此,对于开路安全的系统来说,这样的架构是具有一定的安全性的。问题:为何它在
  • 有哪位高手用Quartus调用过FFT的IP核啊
    有哪位高手用Quartus调用过FFT的IP核啊,为什么编译时有critical warning说altera_reserved_clk不满足啊???????
  • 基于DSP的低功耗高速数据采集系统
    摘要:介绍了自行研制的基于DSP的低功耗数据采集系统。[url=http://www.dzsc.com/icstock/683/TEST1.html]TEST1[/url]该系统以TMS320C5509为核心,实现了低功耗四通道同步高速数据采集。从同步ADC采集、存储器设计、DSP时钟设计以及电源设计等方面,详细阐述了基于低功耗的设计思想和实现方法。 关键词:DSP低功耗数据采集 随着电子技术的发
  • TMS320C6678芯片TI原装板卡开发
  • 整理下一位比较活跃网友的帖子
  • 比赛完,求K组的论文和元力图
  • 面对国内的做产品的态度,我们应届毕业生该怎么办?
  • NRF905通讯

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×