热搜关键词: 电路基础ADC数字信号处理封装库PLC

doc

电子计数器的设计

  • 1星
  • 2013-09-29
  • 927KB
  • 需要1积分
  • 2次下载
标签: 电子

电子

计数

计数

器的

计数

设计

设计

                        电子计数器的设计                                        电子计数器的设计                                              预习报告一、实验目的      考查电子电路的设计和连接电路的能力。二、实验任务:      基本要求:      安装一个三位十进制计数与显示电路,计数前各位数码管均显示“0”,加入启动信号后计数电路从零开始计数,当计到实验者学号末三位数时停止计数,数码管显示出该三位数字。      提高要求:      将计数器改为四位十进制计数器,当计数器计到实验者学号末四位数时停止计数,带译码器的三个数码管显示学号最后三位数字,倒数第四位用译码器加字码管来显示。三、实验电路及设计思路1、电路图及设计思路(基本要求)[pic]【设计思路】      用74LS161搭个位数,两个74LS90构造十位数和百位数。由于我的学号百位为1,故数码管只要最低位接90即可,其余接低。高位的触发均由低位的进位来实现。      计数器的清零用异步清零实现。      我的学号后三位是165,总共有五个管脚是1,将它们与起来。用两个四输入与非门和一个倒相器就可以判断。当计数到学号时,给出低电位。      计数器的停止利用了74LS161的保持功能。与非门判断结果接到161的P和T上。当计数到学号时,P和T为低。此时不论是否有触发沿,数据都将保持。2、电路图及设计思路(提高要求)[pic]【设计思路】      在第一部分的基础上,添加一个74LS161对千位计数。计数结果连到74LS48上,并由数码管显示出来。对学号的判断仍用“与”的思路,将Qa接到第一部分的四输入与非门上(前面有剩余管脚)。四、测试方法      本报告中的电路已通过multisim仿真测试通过。实验时,搭接好第一部分电路后,用函数发生器作时钟,测试电路能否……                       

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×