pdf

FPGA在软件无线电中的工程应用之同步技术篇.pdf

  • 1星
  • 日期: 2019-09-17
  • 大小: 209.05KB
  • 所需积分:0分
  • 下载次数:6
  • favicon收藏
  • rep举报
  • free评论
标签: FPGA

FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。FPGA一般来说比ASIC(专用集成芯片)的速度要慢,无法完成复杂的设计,但是功耗较低。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的FPGA。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的FPGA上完成的,然后将设计转移到一个类似于ASIC的芯片上。

FPGA在软件无线电中的工程应用之同步技术篇

文档内容节选

FPGACPLD FPGACPLD 在软件无线电中的工程应用 在软件无线电中的工程应用 同步技术篇 同步技术篇 中嵌教育wwwchinaedac 中嵌教育 wwwchinaedacnn 谢大钊谢大钊 编著编著 谢大钊编著 概述概述 在软件无线电系统中,在接收端要正确 在软件无线电系统中,在接收端要正确 地接收对方的信息,接收方必须从接收信号中 地接收对方的信息,接收方必须从接收信号中 恢复出载波信号,使双方载波的频率相位一 恢复出载波信号,使双方载波的频率相位一 致,这就是载波同步在数字通信时,除了载 致,这就是载波同步在数字通信时,除了载 波同步外,还需要位同步,帧同步因为消息 波同步外,还需要位同步,帧同步因为消息 是一串连续的码元序列,解调时必须知道码元 是一串连续的码元序列,解调时必须知道码元 的起止时刻,即码同步在数字通信时,往往 的起止时刻,即码同步在数字通信时,往往 是一定数量的码元表示某种信息,这些码元就 是一定数量的码元表示某种信息,这些码元就 构成了一帧,接收时也需要知道帧的开始与结 构成了一帧,接收时也需要知道帧的开始与结 束,即帧同步在本章我们主要讲述位同步 束......

更多简介内容

推荐帖子

评论

登录/注册

意见反馈

求资源

回顶部

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })
×