热搜关键词: 电路基础ADC数字信号处理封装库PLC

doc

上拉电阻下拉电阻的总结

  • 1星
  • 2013-09-29
  • 30.5KB
  • 需要1积分
  • 0次下载
标签: 上拉

上拉

电阻

电阻

下拉

下拉

的总

的总

                        上拉电阻下拉电阻的总结上拉电阻下拉电阻的总结2006-11-2620:41:11  作者:未知  来源:  浏览次数:115  网友评论0条  文字大小:【大】【中】【小】  评分等级:0[pic]来源:DICDER(http://www.dicder.com/)作者:5life原文:上拉电阻下拉电阻的总结(http://techcenter.dicder.com/2006/1126/content_208.htm)上拉电阻:1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2、OC门电路必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。上拉电阻阻值的选择原则包括:1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:1.驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。2.下级电路的……                       

展开预览

猜您喜欢

推荐帖子

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • 说说哪本技术书籍对你影响比较大
    马上就要双十一了,购物车还没有装满吧?是不是想着五折的时候囤一批书?大家都来说说有哪些书籍对你影响比较大,或者质量比较高,或者干货比较多,亦或者工具书必不可少 ,说出来给大家参考下。我先说两个《c语言程序设计现代方法》第二版《专业嵌入式软件开发--全面走向高质高效编程》
  • 成为下月社区明星,嬴德州仪器(TI)精美双肩包啦~~~~
    下月的社区明星,将赢得德州仪器(TI)精美双肩包,做工考究、质量上乘,是优秀男士旅行、办公的首选~~~~~~~~~~~~~~透露一下,本月社区明星即将获得这份大礼哦 ![b]每月的社区明星目前只设有5个名额,大家要争取啊![/b][b]一名优秀版主[/b],[b]顾名思义需要居EEWORLD版主考核首位,以质取胜~~~[/b]版块管理井然有序、当月板块或主题排序靠前~~~~详细请参考:EEWORL
  • s3c6410的power-saving mode
    6410的板子做出来了,可是发现了一些问题,尤其是挂起下的电流消耗比较大。大概能有55ma。头说还比较大。也是,因为XGPWRTON引脚没有连接在电源芯片的使能管教。所以在sleep模式下,核电压和模块电压都存在。不知道是不是因为这个原因导致sleep模式电流比较大,但是stop、和deep-stop死活进不去。看了看6400的手册,按照上面的方法也进不去deep-stop模式。大家实现过没有?请
  • 求教:PB samples编译问题
    %WINCEroot%\PUBLIC\COMMON\SDK\SAMPLES\SCWCSP 下的代码在命令行下执行build以后,生成debug目录下生成.obj,.mac等文件没有可执行程序,请问各位大侠应该怎么办,谢谢
  • 软硬件协同设计
    软硬件协同设计的优势真的很大啊。同时实现fir。一个使用c语言实现,另一个使用FPGA实现。结果很明显如下图可以很明显的看到软件实现是fir几乎占用了整个处理器。而是用硬件实现,几乎不耗费时间。特别是FPGA可以配置为各种ip软核,来满足不同的需要,无论是算法还是接口。
  • Ti放弃m3了
  • 求助:花了几千大元参加了SMT工程师认证课程和考试不知道值不值?
  • 提高开关电源功率因数的设计
  • 应用MOTOROLA 68HC908GP32设计的IC卡计费器
  • DDR2布线规则

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×