热搜关键词: 电路基础ADC数字信号处理封装库PLC

pdf

C8051F021 pdf datasheet (8K ISP FLASH MCU Family)

  • 1星
  • 2013-09-17
  • 3.72MB
  • 需要1积分
  • 1次下载
标签: C8051F021

C8051F021

datasheet

datasheet

8K

8K

ISP

ISP

FLASH

FLASH

MCU

MCU

Family

Family

The  C8051F020/1/2/3  devices  are  fully  integrated  mixed-signal  System-on-a-Chip  MCUs  with  64  digital  I/O  pins  (C8051F020/2)  or  32  digital  I/O  pins  (C8051F021/3).  Highlighted  features  are  listed  below;  refer  to  Table  1.1  for  specific  product  feature  selection.•High-Speed  pipelined  8051-compatible  CIP-51  microcontroller  core  (up  to  25  MIPS)•In-system,  full-speed,  non-intrusive  debug  interface  (on-chip)•True  12-bit  (C8051F020/1)  or  10-bit  (C8051F022/3)  100  ksps  8-channel  ADC  with  PGA  and  analog  multiplexer•True  8-bit  ADC  500  ksps  8-channel  ADC  with  PGA  and  analog  multiplexer•Two  12-bit  DACs  with  programmable  update  scheduling•64k  bytes  of  in-system  programmable  FLASH  memory•4352  (4096  +  256)  bytes  of  on-chip  RAM•External  Data  Memory  Interface  with  64k  byte  address  space•SPI,  SMBus/I2C,  and  (2)  UART  serial  interfaces  implemented  in  hardware•Five  general  purpose  16-bit  Timers•Programmable  Counter/Timer  Array  with  five  capture/compare  modules•On-chip  Watchdog  Timer,  VDD  Monitor,  and  Temperature  SensorWith  on-chip  VDD  monitor,  Watchdog  Timer,  and  clock  oscillator,  the  C8051F020/1/2/3  devices  are  truly  stand-alone  System-on-a-Chip  solutions.  All  analog  and  digital  peripherals  are  enabled/disabled  and  configured  by  user  firmware.  The  FLASH  memory  can  be  reprogrammed  even  in-circuit,  providing  non-volatile  data  storage,  and  also  allowing  field  upgrades  of  the  8051  firmware.On-board  JTAG  debug  circuitry  allows  non-intrusive  (uses  no  on-chip  resources),  full  speed,  in-circuit  debugging  using  the  production  MCU  installed  in  the  final  application.  This  debug  system  supports  inspection  and  modification  of  memory  and  registers,  setting  breakpoints,  watchpoints,  single  stepping,  run  and  halt  commands.  All  analog  and  digital  peripherals  are  fully  functional  while  debugging  using  JTAG.

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×