热搜关键词: 电路基础ADC数字信号处理封装库PLC

pdf

使用时钟PLL的源同步系统时序分析

  • 1星
  • 2013-09-18
  • 140.66KB
  • 需要1积分
  • 0次下载
标签: PLL

PLL

使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup  Margin  =  Min  Clock  Etch  Delay  –  Max  Data  Etch  Delay  –  Max  Delay  Skew  –  Setup  TimeHold  Margin  =  Min  Data  Etch  Delay  –  Max  Clock  Etch  Delay  +  Min  Delay  Skew  +  Data  Rate  –  Hold  Time下面解释以上公式中各参数的意义:Etch  Delay:与常说的飞行时间(Flight  Time)意义相同,其值并不是从仿真直接得到,而是通过仿真结果的后处理得来。请看下面图示:图一为实际电路,激励源从输出端,经过互连到达接收端,传输延时如图示Rmin,Rmax,Fmin,Fmax。图二为对应输出端的测试负载电路,测试负载延时如图示Rising,Falling。通过这两组值就可以计算得到Etch  Delay  的最大和最小值。

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×