热搜关键词: 电路基础ADC数字信号处理封装库PLC

pdf

CD40174.pdf

  • 1星
  • 2013-09-19
  • 68.42KB
  • 需要1积分
  • 1次下载
标签: CD40174

CD40174

The  CD40174BC  consists  of  six  positive-edge  triggered  Dtypeflip-flops;  the  true  outputs  from  each  flip-flop  are  externallyavailable.  The  CD40175BC  consists  of  four  positiveedgetriggered  D-type  flip-flops;  both  the  true  and  complementoutputs  from  each  flip-flop  are  externally  available.All  flip-flops  are  controlled  by  a  common  clock  and  a  commonclear.  Information  at  the  D  inputs  meeting  the  set-uptime  requirements  is  transferred  to  the  Q  outputs  on  thepositive-going  edge  of  the  clock  pulse.  The  clearing  operation,enabled  by  a  negative  pulse  at  Clear  input,  clears  allQ  outputs  to  logical  “0”  and  Q  s  (CD40175BC  only)  to  logical“1”.All  inputs  are  protected  from  static  discharge  by  diodeclamps  to  VDD  and  VSS.Features  Wide  supply  voltage  range:  3V  to  15V  High  noise  immunity:  0.45  VDD  (typ.)  Low  power  TTL  compatibility:fan  out  of  2  driving  74L  or  1  driving  74  LS  Equivalent  to  MC14174B,  MC14175B  Equivalent  to  MM74C174,  MM74C175

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×