热搜关键词: 电路基础ADC数字信号处理封装库PLC

zip

宽频射频电路之分散式静电放电防护电路设计

  • 1星
  • 2013-09-22
  • 409.09KB
  • 需要1积分
  • 0次下载
标签: 射频电路

射频电路

静电保护

静电保护

    将大尺寸的静电放电防护元件放置在靠近射频电路之输入端,可以提供很高的静电放电耐受程度。但是其寄生的电容负载却造成宽频电路的阻抗无法良好匹配以及频宽衰减的问题。传统的等面积分散式四级的静电放电防护可以达成较好的阻抗匹配,但却减弱了静电放电防护能力。为了同时拥有很好的静电放电防护和射频电路的电路性能表现,本论文提出了两个新的分散式静电放电防护架构。第一个提出的静电放电防护电路是利用面积递减的方式来组织分散式静电放电防护电路,以提升静电放电防护能力。这种电路称为递减面积分散式静电放电(DS-DESD)防护电路。第二个提出的π型分散式静电放电(π-DESD)防护电路是把静电放电防护元件分成两组,一组靠近输入端銲垫,一组靠近射频核心电路,中间再用屏蔽式共平面导波管(CPWG)来连接。这种结构可以同时提升静电放电防护能力和射频方面的表现。

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×