热搜关键词: 电路基础ADC数字信号处理封装库PLC

pdf

LA4446.pdf

  • 1星
  • 2014-02-10
  • 29.65KB
  • 需要1积分
  • 0次下载
标签: LA4446

LA4446

LA4446.pdf

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • 请香主看看:关于stm32定时器捕获
    我想要实现如下功能:要用stm32自带的AD测量交流信号的一个周波32个点。思路是这样子的:先用TIM4来检测交流信号的过零点,我准备用TIM4的捕获功能,当信号有上升沿时,捕获,此时会进入中断程序(在定时器配置的时候已经开了捕获中断),在中断程序中,开TIM2的定时器(用这个定时器来控制AD的采样间隔)。定时器TIM2触发AD采样32次后,停止计数。等到下一个周波的上升沿来时,又进入TIM4的捕
  • 电路精选:曾经有人说不明白的驱动电路
    在模拟技术,如图是曾经有人跟帖说不明白如图的电-光驱动电路。那些电阻,那些二极管为什么要加?如何加?时间好长了,记得当时没有明确的答案,我也答这不上。偶然碰到一个器件手册内的部分内容,这就有了明确的答案了。前面部分我译出来了,感觉还可以,可是后面部分有的有点难,看看哪位来?[b]Common-Mode RejectionLED Driver Circuits[/b][1]With the comb
  • 关于FPGA与IDE你知道多少?
    真不知道这个问题放在哪个版块,因为这个项目于FPGA有关就暂时放在这里吧!今天临时接到一份任务,需要查找有关PATA接口设计的问题,在网上看到很多资料,才发现硬盘接口有多种,分为IDE、SATA、SCSI、光纤通道和SAS五种,而关于IDE的说法在很多资料都是介绍其传输模式,有三种即PIO(Programmed I/O)模式,DMA(Driect Memory Access)模式,Ultra DM
  • 3D封装的发展动态与前景
    3D封装的发展动态与前景【来源:《电子与封装》】【作者:翁寿松】1 为何要开发3D封装迄今为止,在IC芯片领域,SoC(系统级芯片)是最高级的芯片;在IC封装领域,SiP(系统级封装)是最高级的封装。 SiP涵盖SoC,SoC简化SiP。SiP有多种定义和解释,其中一说是多芯片堆叠的3D封装内系统集成(System-in-3D Package),在芯片的正方向上堆叠两片以上互连的裸芯片的封装,SI
  • wince进入sleep以后回来时出现花屏和闪屏现象
    如题。不知有人碰到过没,望赐教。。。
  • OS如何知道是USB线还是电源线插上了?
  • RISC-V MCU IDE MRS(MounRiver Studio)开发之:绑定各后缀名文件打开方式
  • 我给EEworld的单片机版块的一点建议!
  • 5V驱动12v 800mA负载,多路,最好不是分离电路,求方案
  • 死定了,做的C题

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×