热搜关键词: 电路基础ADC数字信号处理封装库PLC

rar

USB通讯源码,VB开发

  • 1星
  • 2014-03-05
  • 18.89KB
  • 需要1积分
  • 7次下载
标签: USB通讯源码

USB通讯源码

VB开发

USB通讯源码

USB通讯源码,VB开发,调用系统API完成

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • 学模拟+Vos在实际使用时的影响
    [i=s] 本帖最后由 dontium 于 2015-1-23 11:39 编辑 [/i]大家好,在看过《真正的 Vos,请露“真容”》之后,对Vos有了一定的认识,但是我还是想知道,Vos做如输入失调电压,在实际应用上有哪些严重的后果么?换言之,我用Vos_initial,是否会对结果产生很大的不良影响。[url=deyisupport./blog/b/signalchain/archive/2
  • 430的位操作有什么简单方法?
    我刚接触430单片机,总觉得位操作太麻烦,我要置位或清零,需要两种不同的头文件,且占用的程序空间比较大,在判断位时,也很麻烦,总要先读到CPU寄存器中,才能判断,否则就改变了该位所在的RAM的值。其它单片机,如51,PIC都有专门的位操作,很方便。是否我对430理解不对,有没有简单的方法?请各位指教。谢谢了!
  • 蜂房式线圈
    应网友 curelfox 要求,本帖谈谈蜂房式线圈。  蜂房式线圈现在已经很少见到了。其外形大致如图(01)所示。图(01)  绕制蜂房式线圈的绝缘导线通常是多股漆包线(有7股、13股、19股等多种)绞合后外面再包纱或者包丝,叫做纱包线或者丝包线。  网友对蜂房式线圈,主要关心两个问题:一是这种线圈怎么绕出来的,二是这种线圈和其它形式对比有什么优点。  先说蜂房式线圈是怎么绕出来的。  为说明蜂房
  • 请教,FPGA中提示 has multiple drivers due to the non-tri-state driver
    [table=98%,rgb(239, 245, 249)][tr][td]我在FPGA中自定义了一个FIFO,一个RAM,两者都与DSP的总线XD(16位)相连,错误提示如下:Error: The pin "XD[0]" has multiple drivers due to the non-tri-state driver "dataram:ram_hinbc2|altsyncram:alts
  • CE 下字符显示加速问题
    请问:在WINCE 下的驱动里,怎样加速显示字符。??????
  • memset与 变量定义时初始化的 区别
  • 询问一个15MHZ带通滤波器设计问题
  • 如何生成一个集成库并且实现对库的管理
  • cc2530用户手册
  • 15F104E应用之三:定时器产生延时通7秒断13秒程序

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×