热搜关键词: 电路基础ADC数字信号处理封装库PLC

pdf

VxWorks内存管理机制的分析与研究

  • 1星
  • 2013-09-20
  • 169.08KB
  • 需要1积分
  • 0次下载
标签: VxWorks内存管理机制的分析与研究

VxWorks内存管理机制的分析与研究

实时性、可靠性是嵌入式开发对内存管理的基本要求,本文探讨了操作系统内存管理的主要问题,对嵌入式操作系统Vxworks  的内存管理机制进行分析,给出了Vxworks  高效内存管理所采用的虚拟内存技术、内存池技术以及内存分配算法,为高效的内存管理设计提供有益的借鉴。

展开预览

猜您喜欢

推荐帖子

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • wince6.0 能否 直接操作IO地址
    各位:我现在的问题如下:我现在手上有模拟输入板卡,用的是研华的2718。准备用程序触发的轮询方式读取板卡数据。速率要求不高,一秒读一次。过程是:程序向指定的寄存器写数据触发AD转换,然后读取AD状态,当状态显示AD转换完成后,读取指定寄存器。逻辑很简单,但查阅了一些资料后,好像wince6.0不能直接读写IO地址,virtulcopy之类的函数也不能用。那么我该怎么实现这个呢?相信大家都有这方面的
  • 运放参数的详细解释和分析-part18,压摆率(SR)
    始终觉得运放的压摆率(SR)是与运放的增益带宽积GBW同等重要的一个参数。但它却常常被人们所忽略。说它重要的原因是运入的增益带宽积GBW是在小信号条件下测试的。而运放处理的信号往往是幅值非常大的信号,这更需要关注运放的压摆率。压摆率可以理解为,当输入运放一个阶跃信号时,运放输出信号的最大变化速度,如下图所示它的数学表达式为:因此在运放的数据手册中查到的压摆率的单位是V/us.下表就是运放datas
  • 求一款pcb智能开料免费软件
    求一款pcb智能开料免费软件
  • 数字时钟的实现(五)数字时钟的设计
    文章节选自:《ARM Cortex-M0从这里开始》 作者:zhaojun_xf https://bbs.eeworld.com.cn/thread-324656-1-1.html数字时钟的实现 通过对上面内容的学习,下面要实现一个数字时钟就不难了。我们只需要把这些内容组合起来就行了。1 数字时钟整体电路由于数字时钟的部分硬件原理图和第7章相同,所以,相同的部分这一章都没有介绍。为了让读者对整个数字
  • 平头哥RVB2601板子初测评
    我平头哥RVB2601板子到了,第一件事就是上电测试一下看看板子好坏。当上电后听到一个女声欢迎使用YOZ例程,oled屏幕显示RISC-V,看来板子能够工作。接下来想安装一下开发环境,尽快熟悉一下如何开发。但是这一步确遇到了很大的困难。首先是资料非常的少好不容易找到了阿里云开发者网站,结果东绕西绕才找到开发工具页面。但是页面上有3个工具下载那个呢?好像第三个不想,就下载了CDK和CDS两个工具,这
  • 自家院子,选择什么样的报警装置?
  • (急!!!)ds18b20时序问题
  • PLC电气自动化培训
  • 求助软件mcu_ideV3.0
  • EEWORLD大学堂----东南大学数字信号处理

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×