pdf

Energy Aware Sensor Group Scheduling to Minimise Estimated Error from...

  • 1星
  • 日期: 2020-12-15
  • 大小: 372.23KB
  • 所需积分:1分
  • 下载次数:0
  • favicon收藏
  • rep举报
  • free评论
标签: Noisy-Sensor

Noisy-Sensor

传感器

传感器

题目:Energy  Aware  Sensor  Group  Scheduling  to  Minimise  Estimated  Error  from  Noisy  Sensor  Measurements

作者:Siddeswara  Mayura  Guru,Suhinthan  Maheswararajah

摘要:In  wireless  sensor  network  applications,  sensor  measurements  are  corrupted  by  noise  resulting  from  harsh  environmental  conditions,  hardware  and  transmission  errors.  Minimising  the  impact  of  noise  in  an  energy  constrained  sensor  network  is  a  challenging  task.

推荐帖子 最新更新时间:2021-08-01 13:36

内容趣味易读,算法讲解细致深刻----大话数据结构
大话数据结构     《大话数据结构》以一个计算机教师教学为场景,讲解数据结构和相关算法的知识。通篇以一种趣味方式来叙述,大量引用了各种各样的生活知识来类比,并充分运用图形语言来体现抽象内容,对数据结构所涉及到的一些经典算法做到逐行分析、多算法比较。与市场上的同类数据结构图书相比,《大话数据结构》内容趣味易读,算法讲解细致深刻,是一本非常适合自学的读物。   《大话数据结构》主要内容包含:数据结
tiankai001 下载中心专版
【AT-START-F403A测评】Part1:期待已久的开箱
1.介绍 在同期众多开发板中,我选择了AT-START-F403A这款开发板,原因是挺多人推荐这款开发板,说这款性能比较好,所以呢,我也就想试一试这个开发板,同期的其他没有进行申请,只申请了这一款,也很荣幸的获得使用资格。 2.开箱 我这个开发板应该是有童鞋没测评退回来的,不知道写了开箱贴子了没,因为上电了一下,发现程序依然是出厂程序,让我细细道来。 首先收到开发板时挺淡定
w494143467 国产芯片交流
C28X CPU的DSP开发C语言要点
本帖最后由 hmily99 于 2016-1-25 15:07 编辑 其姊妹篇: 如何将寄存器与实际地址链接起来 http://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=483139&fromuid=415813 (出处: 电子工程世界-论坛) 一般的单片机开发过程或者ARM9等裸机开发的C语言对寄存器的定义规则如下,这样子如果我们
hmily99 DSP 与 ARM 处理器
GD32F350学习系列3:TC0定时中断测试
前面测试了IO口的基本功能,这次来试试TC0的定时中断,因为定时中断几乎是每个程序都要使用的,也算是用的比较多的功能了。 使用TC0就要先大概先了解下系统的时钟部分了,看下系统时钟树部分,TC0的时钟,是系统时钟的分频输入。 系统时钟频率在这个文件里配置,这里要注意一下,官方的DEMO程序这里选择的是__SYSTEM_CLOCK_108M_PLL_HXTAL,使用外部晶振进行倍频的,但是板
wudianjun2001 GD32 MCU
精选电子书:ADI系统方案精选(第5辑)
关于ADI系统方案精选 ADI系统方案精选是ADI为了方便客户设计、同时简化系统集成,主要面向中国市场推出的一系列的信号链解决方案。每个方案精选以应用为主题,清晰地罗列出完整而灵活的信号链图表、系统设计要素、现行业内面临的主要挑战以及ADI解决这些问题的价值主张和相关产品组合推荐。 近一年来,ADI新增11个精选方案。目前,ADI已有约40多个系统方案可供用户免费下载,内容涵盖工业仪表、航空航
EEWORLD社区 下载中心专版
【工程源码】【Modelsim常见问题】Analysis and Synthesis should be completed
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。   Analysis and Synthesis should be completed successfully beforestarting RTL NativeLink Simulation   问题原因 仿真前需要在Quartus II中执行一次
小梅哥 Altera SoC

评论

登录/注册

意见反馈

求资源

回顶部

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved
$(function(){ var appid = $(".select li a").data("channel"); $(".select li a").click(function(){ var appid = $(this).data("channel"); $('.select dt').html($(this).html()); $('#channel').val(appid); }) })
×