热搜关键词: 电路基础ADC数字信号处理封装库PLC

pdf

用dsp实现压缩算法

  • 1星
  • 2013-05-14
  • 85.39KB
  • 需要1积分
  • 0次下载
标签: TI

TI

用dsp实现压缩算法

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

  • 小信号频率响应
    下图为一个运放的频率响应,x轴为频率,y轴为标准增益,它的曲线图代表什么意思呢?随着频率的增加,增益在减小,可G= 5,G= 10,又是什么意思呢!增益是常数啊?有 的不理解,经常阅读数据手册的高手们,请给以指点,在此谢啦!
  • 请问不同大小电容的作用及位置
    目前在用一个TI的电源芯片,手册接线图上除了0.1uf,0.01uf这种常见的旁路电容,和10uf,47uf这种常见的滤波电容外,还有一些1uf,4.7uf的电容,[color=rgb(68, 68, 68)][backcolor=transparent][font=Tahoma,]手册只说了他们的作用,如降低敏感性等,但没说目的。[/font][/backcolor][/color]请问使用1u
  • stm32 has not field TIM_Channel如可解决。说有ST库更新呀?
    在做TIM2方波的时候没有输出。TIM配置如下:TIM_TimeBaseInitTypeDef TIM_TimeBaseStructure;TIM_OCInitTypeDef TIM_OCInitStructure;/**/TIM_DeInit(TIM2);/**//*----配置时间基--------------------------------------------------------
  • Verilog HDL---有限状态机的设计的一般步骤
    (1)逻辑抽象,得出状态转换图。 就是把给出的一个实际逻辑关系表示为时序逻辑函数,可以用状态转换表来描述,也可以用状态转换图来描述。这就需要:1)分析给定的逻辑问题,确定输入变量、输出变量以及电路的状态数。通常是取原因(或条件)作为输入变量,取结果作为输出变量。2)定义输入、输出逻辑状态的含意,并将电路状态顺序编号。3)按照要求列出电路的状态转化表或画出状态图。这样,就把给定的逻辑问题抽象到一个时
  • 一个DSP开发者的感受【转载】
    我是已经从事DSP开发有几年了,看到许多朋友对DSP的开发非常感兴取,我结合这几年对DSP的开发写一写自己的感受,一家之言,欢迎指教。我上研究生的第一天起根据老板的安排就开始接触DSP,那时DSP开发在国内高校刚刚开始,一台DSP开发器接近一万还是ISA总线的,我从206开始240、2407A都作过产品,对5402、2812、5471在产品方案规划制定和论证时也研究过。由于方向所限对6X、8X系列
  • 如何修复u盘?
  • 有什么好的品牌稳压管?最近急需一一稳压管
  • TMS320_DSP使用的C函数库是不是标准的C语言函数库
  • 基于ARM 的传感器数据采集与网络传输系统
  • 求5418或者5438的串口代码.

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×