热搜关键词: matlab人工智能算法嵌入式雷达电机驱动

pdf

异构多核人工智能SOC芯片的低功耗设计

  • 1星
  • 2024-01-01
  • 643.7KB
  • 需要2积分
  • 3次下载
标签: 低功耗

低功耗

异构多核人工智能SOC芯片的低功耗设计

展开预览

文档解析

本文是关于珠海欧比特宇航科技股份有限公司开发的玉龙810人工智能SoC芯片的低功耗设计研究。随着航天任务对硬件系统智能化、可靠性和低功耗要求的提高,SoC处理器作为系统核心需要不断升级。玉龙810芯片采用多核异构架构,包括4个SPARC V8核心、8个GPU核心和8个NNA核心,通过AMBA 3.0总线实现模块间互联互通,并集成了H.264/H.265、JPEG 2000等外设。该芯片的低功耗设计通过优化技术实现动态峰值功耗低于5W,同时保持高智能、高可靠性。文章详细介绍了芯片设计指标、结构及应用场景,并探讨了关键技术,如超大数据吞吐量的异构多核总线技术、AI算法及对超大数据的运算支撑技术,以及低功耗优化技术。玉龙810芯片的投产有望为航天领域提供高性能、低功耗的人工智能SoC芯片平台。

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×