热搜关键词: 机器人电路基础模拟电子技术matlablinux内核

rar

访存带宽最小化的H.264整像素运动估计VLSI结构

  • 1星
  • 2013-08-26
  • 369.62KB
  • 需要2积分
  • 0次下载
标签: 访存带宽最小化的H 264整像素运动估计VLSI结构

访存带宽最小化的H 264整像素运动估计VLSI结构

摘 要:面向H.264/AVC整像素运动估计,提出了一种兼顾数据搬运和计算部件效率的全搜索超大规模集成电路VLSI)结构.通过在片上最大化重用参考像素,使外存访问带宽得到了最小化,每个参考像素只需访存一次.通过分布式内存映射和图像边界的假想连接,使参考像素的搬运过程规则、高效.处理器单元(PE)结构简单,PE阵列以单指令多数据流(SIMD)方式工作,数据通信采用脉动方式,计算部件的利用效率为100%.搜索过程没有空泡,每拍处理一个搜索点,支持7种可变尺寸分块,同时完成41个分块的绝对差之和(SAD)的计算与比较.给出了参数化的结构设计描述.针对标准清晰度数字电视(SDTV)应用,设计实现了一个具体的结构,采用Faraday0.18μm  CMOS标准单元工艺库,逻辑门数为151×10^3门,关键路径时延为3.86  ns,片上缓存为23.75  kB,访存I/O引脚数为8  bit.在216  MHz钟频下,实时支持SDTV  720×576@30fps,搜索范围为[-32,32]×[-16,16],2个参考图像,访存带宽为24.9  MB/s.[著者文摘] 

展开预览

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

开源项目推荐 更多

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×