热搜关键词: 电路基础ADC数字信号处理封装库PLC

rar

基于FPGA的高分辨率时间数位转换器设计

  • 1星
  • 2013-07-01
  • 247.08KB
  • 需要1积分
  • 0次下载
标签: FPGA

FPGA

高分辨率时间数位转换器

FPGA

摘 要:介绍时间间隔的测量原理,分析各种测量方法的优缺点和主要误差来源,并设计了一种基于现场可编程门阵列(FPGA)的时数转换器(TDC)。该设计采用高精度计数器和延迟线内插法共同测量时间间隔。该时数转换器的测量范围由计数器决定,而测量分辨率由内插延迟线决定,因此,具有测量范围大,分辨率高的特点。由于测量的利用两种延时单元的微小时间差对时间间隔进行内插,获得了Ins的测量分辨率,具有精度高、功耗小及实现简便等优点。[著者文摘] 

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×