热搜关键词: 电路基础ADC数字信号处理封装库PLC

doc

组合逻辑电路实验分析

  • 1星
  • 2013-09-20
  • 678KB
  • 需要1积分
  • 1次下载
标签: 组合逻辑电路实验分析

组合逻辑电路实验分析

组合逻辑电路实验分析一、实验目的    1.掌握组合逻辑电路的分析方法与测试方法;  2.了解组合电路的冒险现象及消除方法;    3.验证半加器全加器的逻辑功能。二、预习要求    1.复习组合逻辑电路的分析方法;    2.复习用与非门和异或门等构成的半加器、全加器的工作原理;    3.复习组合电路冒险现象(险象)的种类、产生原因,如何消除?三、实验原理    1.组合逻辑电路由很多常用的门电路组合在一起,实现某种功能的电路,它在任意时刻的输出,仅取决于该时刻输入信号的逻辑取值,而与信号作用前电路原来的状态无关。    2.组合逻辑电路的分析是指根据所给的逻辑电路,写出其输入与输出之间的逻辑函数表达式或真值表,从而确定该电路的逻辑功能。其分析步骤为:3.组合电路的冒险现象      (1)实际情况下,由于器件的延时效应,在一个组合电路中,输入信号发生变化时,输出出现瞬时错误的现象,把这现象叫做组合电路中的冒险现象,简称险象。这里研究静态险象,即电路达到稳定时,出现的险象。可分为0型静态险象(如图4-1)和1型静态险象(如图4-2):

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×