热搜关键词: 机器人电路基础模拟电子技术matlablinux内核

rar

基于FPGA的通用加扰算法(CSA)的设计和实现.rar

  • 1星
  • 2014-03-05
  • 2.72MB
  • 需要2积分
  • 1次下载
标签: 基于FPGA的通用加扰算法

基于FPGA的通用加扰算法

CSA

基于FPGA的通用加扰算法

的设计和实现

基于FPGA的通用加扰算法

随着数字视频广播的发展,观众将会面对越来越多综合或专门频道的选择,欣赏到更高品质,更多服务的节目。而广播业者则要为这些节目的版权购买,制作而承受更高的成本,单纯的广告收入已经不够。要求对用户收取一定的收视费用,而另一方面,调查也显示用户是愿意预付一定费用以获得更好服务的。条件接受系统(Conditional  Access  system)就是为了商业目的而对某些广播服务实施接入控制,决定一个数字接受设备能否将特定的广播节目展现给最终用户的系统。CA技术要求既能使用户自由选择收看节目又能保护广播业者的利益,确算只有已支付了或即将支付费用的用户才能收看到所选的电视节目。在数字电视领域中,CA系统无疑将成为发展新服务的必需条件。但是在不同的运营商可能会使用不同的CA系统,在不同的CA系统之间进行互操作所必需共同遵守的最基本条件是:通用的加扰算法。每个用户接收设备中应集成相应的解扰模块。在我国国家标准--数字电视条件接收系统GY/Z  175-2001的附录H中有详细的描述。  FPGA是英文Field  Programmable  Gate  Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。可以说,FPGA芯片是小批量系统提高系统集成度、可靠性的最佳选择之一。  首先本文简要介绍CA系统的目的和组成,FPGA的结构和原理,优势。然后介绍了利用FPGA来实现CA系统主要组成部分即加扰的原理和步骤,分析算法,划分逻辑结构,软件仿真,划分硬件模块,硬件性能分析,验证平台构建,硬件实现等。  然后对以上各个部分做详细的阐述。同时为了指导FPGA设计,给出了FPGA的结构和原理与FPGA设计的基本原则、设计的基本技巧、设计的基本流程;  最后给出了该加扰系统的测试与验证方法以及验证和测试结果。

展开预览

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

开源项目推荐 更多

热门活动

热门器件

随便看看

  • 电磁兼容的电路板设计:基于Altium Designer平台
    《电磁兼容的电路板设计:基于Altium Designer平台》涵盖了电子产品的PCB设计的基础知识及电磁兼容的PCB设计方法与技巧。首先介绍了电磁兼容性的理论知识;其次,根据PCB设计的步骤介绍厂电路的布局及布线的设计如何满足电磁兼容性要求;随后介绍了电磁兼容性电路的滤波与屏蔽的设计;接着,介绍了背板设计的方法、电源完整性设计以及信号完整性设计的方法;最后通过一个无线通信终端的设计来说明上述电磁
  • 让驾驶成为乐趣!设计互动无干扰的信息娱乐系统
    科技是当今新上市车辆的一个重要卖点。过去,消费者们更看重汽车的道路性能,但现在的消费者更愿意为车载电子产品的出色性能买单,而且这种趋势有增无减。[align=center][/align]汽车科技的中心是信息娱乐系统,它位于汽车方向盘后方仪表板组旁边的中控台音响主机中,位置十分巧妙便利,前排乘客伸手即可够着。[b]挑战:增强功能,提高驾驶员互动安全性[/b]汽车驾驶舱随着各种创新技术的发展而不断优
  • TI DSP如何选择外部时钟?
    DSP的内部指令周期较高,外部晶振的主频不够,因此DSP大多数片内均有PLL。但每个系列不尽相同。1)TMS320C2000系列:TMS320C20x:PLL可以2,1,2和4,因此外部时钟可以为5MHz-40MHz。TMS320F240:PLL可以2,1,1.5,2,2.5,3,4,4.5,5和9,因此外部时钟可以为2.22MHz-40MHz。TMS320F241/C242/F243:PLL可以
  • 【已出】出闲置开发板
    [i=s] 本帖最后由 qinkaiabc 于 2017-4-22 01:38 编辑 [/i][color=#ff00][size=6]↓↓↓↓↓↓↓已出↓↓↓↓↓↓↓↓↓↓↓[/size][/color][color=#ff00][size=6]↓↓↓↓↓↓↓已出↓↓↓↓↓↓↓↓↓↓↓[/size][/color]收到的神秘奖品:i.MX 6 IOT EVB开发板:详情:[url=http://
  • 大家看看下面的代码有问题吗??
    module decoder_74LS138(G1, G2A, G2B, A, Y ); //定义输入输出端口input G1,G2A,G2B;input [2:0] A;output [7:0] Y; //除非G2A和G2B置低且G1置高,否则74HC138将保持所有输出为高assign Y = ((G1==1)(G2A+G2B==0))? ~(1'b1A) : 8'hff; //利用赋值语句实
  • altium designer PCB设计中的全局编辑功能
  • 第2讲 SOPC开发流程及开发平台简介.pdf
  • 编译时出现了一些问题,想请教各位大虾一下
  • 60dB的祝福
  • 低年级大学生如何查资料写论文

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×