热搜关键词: 电路基础ADC数字信号处理封装库PLC

doc

LDO与VLDO的设计原理及性能测试

  • 1星
  • 2013-09-29
  • 310KB
  • 需要1积分
  • 0次下载
标签: 的设

的设

计原

计原

理及

理及

性能

性能

测试

测试

                        LDO与VLDO的设计原理及性能测试 LDO与VLDO的设计原理及性能测试O  引言  进入2l世纪以来,采用电池供电的便携式产品(例如手机、MP3播放器),其主电源电压不断降低,而传统的线性集成稳压器(例如7800系列三端稳压器)及开关稳压器无法在低电压下正常工作。为解决了上述技术难题,近年来低压差稳压器(LD0,Low  DropoutRegulator)、准低压差稳压器(QLDO,Quasi  Low  DropoutRegulator)和超低压差稳压器(VLD0,Very  Low  DropoutRegulator)竞相问世,并在低压供电领域获得推广应用。  1  LD0、QLDO的设计原理  下面首先介绍普通串联调整式线性集成稳压器的基本原理,然后分别阐述低压差稳压器、准低压差集成稳压器的基本原理,从中比较它们的显著特点。  1.1  普通线性集成稳压器的设计原理  普通线性集成稳压器亦称NPN型稳压器,其原理如图1所示。典型产品有7800系列三端固定式线性集成稳压器和LM317系列三端可调式线性集成稳压器。它们都属丁NPN型稳压器,即串联调整管是由NPN型晶体管VT2、VT3构成的达林顿管。VT1为驱动管,它采用PNP型晶体管。U1为输入电压,U0为输出电压。R1和R2为取样电阻,取样电压U0加到误差放大器的同相输入端,UQ与加在反相输入端的基准电压UREF相比较,二者的差值经误差放大器放大后产生误差电压Ur,用来调节串联调整管的压降,使输出电压达到稳定。举例说明,当输出电压U0降低时,UQ和Ur均降低,因驱动电流增大,故调整管的压降减小,使输出电压升高,最终使U0维持稳定。由于反馈环路总是试图使误差放大器两个输入端的电位相等,即UQ=UREF,因此         [pic]  普通集成稳压器的主要缺点是输入-输出压差高。为了维持稳压器的正常工作,要求最低输入-输……                       

展开预览

猜您喜欢

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×