基于Verilog-HDL的SPWM全数字算法的FPGA实现
文档内容节选
基于Verilog HDL的SPWM全数字算法的FPGA实现 丁电宽 梁建均 王文奇 杨荣杰 安阳师范学院电气电子信息工程系, 安阳市 455002 摘 要 本文在详细阐述正弦脉宽调制算法的基础上,结合 DDS 技术,以 Actel FPGA 作为控制核心,通过自然采 样法比较 1 个三角载波和 3 个相位差为 1200 的正弦波,利用 Verilog HDL 语言实现死区时间可调的 SPWM 全数字算 法并在 Fushion StartKit 开发板上实现 SPWM 全数字算法,通过逻辑分析仪和数字存储示波器得到了验证,为 该技术进一步应用和推广提供了一个良好的开放平台 关键词:Actel FPGA SPWM DDS Verilog HDL 中图分类号:TP273 文献标识码 :B 文章编号 : SPWM Entire Digital Algorithm FPGA Realization Based on Verilog HDL DING Diankuan LIANG Jianjun WANG Wenqi YANG Rongjie Department of Electrical ......
猜您喜欢
评论