热搜关键词: 电路基础ADC数字信号处理封装库PLC

rar

8位LED显示驱动芯片MAX7219的驱动程序

  • 1星
  • 2014-03-05
  • 162.5KB
  • 需要1积分
  • 3次下载
标签: 8位LED显示驱动芯片MAX7219的驱动程序

8位LED显示驱动芯片MAX7219的驱动程序

8位LED显示驱动芯片MAX7219的驱动程序

展开预览

猜您喜欢

推荐帖子 最新更新时间:2024-11-02 09:54

C++ GUI Qt 4编程(第二版)
《C++ GUI Qt 4编程(第二版)》详细讲述了使用更新的Qt版本进行图形用户界面应用程序开发的各个方面。全书分为四个部分,共24章及4个附录:第一部分介绍Qt的基础知识和编写图形用户界面应用程序时所需的基本概念;第二和第三部分主要讲解Qt的中、高级编程,包括布局管理、事件处理、二维/三维图形、拖放、项视图类、容器类、输入/输出、数据库、多线程、网络、XML、国际化、嵌入式编程等内容;第四部分
arui1999 下载中心专版
18-TCP 协议(迟到的 ACK—— Linux)
在上一篇文章中已经分析了 windows 在回复确认时的情况,在接收到 TCP 段的情况下,等待 200ms 再回复 ack,除非在这 200ms 里接收方也有数据要发给对方,于是就在发送数据的时候将 ack 捎带过去。本文我们分析 Linux 中的情况,我使用的是 Unbutu 14.4.1. 实验1.1 实验步骤服务器 unp/protocol/tools/winserver/tcp_serv
兰博 嵌入式系统
TMS320F28027之ADC优先级
当数个SOC标志同时被设置,两种形式的优先级顺序中的一种决定它们转换的顺序。默认的决定方式是轮转。在这种策略中,没有某个SOC会有比其它更高的优先级。优先级由轮转指针决定。ADCSOCPRIORITYCTL寄存器中的RRPOINTER指向最后转换的SOC。最高优先级SOC就是下一个比RRPOINTER值大的SOC,在SOC0到SOC15中轮回。复位时的值是32,因为0表示转换已经发生。当RRPO
Jacktang DSP 与 ARM 处理器
在DSP671x上使用Timer统计信号处理算法的时间消耗
代码实例 hTimer = TIMER_open(TIMER_DEVANY,0); /* open a timer */ /* Configure the timer. 1 count corresponds to 4 CPU cycles in C67 */ /* control period initial value */ TIMER_configArgs(hTime
Aguilera DSP 与 ARM 处理器
本周精彩博文分享
如何在手机应用的高通平台上使用TAS2560 随着智能手机产品轻薄化的流行趋势,喇叭的体积越来越局限,这样造成外放的性能很难提升。同时,音频现在是手机上非常重要的卖点,大音量和好音质是市场上非常主流的要求。所以面对这两方面的一个Tradeoff,SmartPA在市场上的需求越来越多。〉〉〉点击查看详情 POE简介 POE (Power Over Ethernet)指的是在现有的以太网
橙色凯 模拟与混合信号
STM32H7 的 FMC 外设在 DCACHE 使能 时运行不正常【ST官方应用笔记】
笔记预览 前言 前段时间接到一个客户的问题。客户描述在使用 STM32H7 的 FMC 时,如果使能了 DCACHE,就运行不正常。数据没有写到 FMC 外部的存储器里,测量 FMC 接口也没有波形跳变。而不使能 DCACHE 工作就是正常的。其实对于这个问题,如果了解 STM32H7 的架构的话,就很容易理解了。下面我们就来看一看到底是什么原因让客户觉得使能 DCACHE 后 FMC 就工作
okhxyyo stm32/stm8
EMC/ EMI测试经验谈
[转] 处理EMI EMC相关注意事项: 1.把噪音电路节点的PCB铜箔面积最大限度地减小;如开关管的漏极、集电极,初次级绕组的节点等。 2.使输入和输出端远离噪音元件,如变压器线包,变压器磁芯,开关管的散热片,等等。 3. 使噪音元件(如未遮蔽的变压器线包,未遮蔽的变压器磁芯,和开关管,等等)远离外壳边缘,因为在正常操作下外壳边缘很可能靠近外面的接地线。 4. 如果变压器没有使用电
木犯001号 电源技术
DSP硬件实现大规模FIR或者乘加算法
    在FPGA设计中,乘法器大部分使用的是内嵌的DSP硬核,如果系统需要跑很高的时钟频率的话,此时会视综合和布线结果而定来决定pipeline寄存器插在何处。由于FPGA的DSP乘法器具有内部插寄存器的功能,那么可以在乘法器内部插入pipeline,也可以在乘法器输出插入pipeline,当然也可以在最后一级全加器的输入前加pipeline,具体的插入点需要根据关键路径而定。上图的只是一个简单
fish001 DSP 与 ARM 处理器

评论

登录/注册

意见反馈

求资源

回顶部

推荐内容

热门活动

热门器件

随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
×